共2条
1/1 1 跳转至页
430f437,32kHz 430f437 32kHz晶体问题,急!请各位帮忙,谢谢!
问
我在lierda买了一个430f449的测试板,现在不能工作,我不知道是什么原因,我把32k的晶体取下,用jtag调试还是不行,dco,ifo标志位始终为1
我想知道出现硬件读取时钟失效,会不会是软件的问题,如果说是外围电路的问题
,我的板子32k的晶振用示波器可以看到,但用软件检测时,是失效的!
我一开始在32k的晶体两端接15pf的负载电容到地,现在把它取下,但还是不行,430
外围电路其实很少,我想不应该会出现问题,况且我用示波器可以看到波形!
我该怎么解决32k时钟失效的问题?
谢谢! 答 1: 希望各位大虾dingding! 答 2: 请试一试:
FLL_CTL0 &= ~(XT1OF+LFOF+DCOF);
IFG1 &= ~OFIFG; //Clear Oscillator Fault Flag
for(i=0;i<200;i++);
while(IFG1 & OFIFG != 0 )
{
IFG1 &= ~OFIFG;
for(i=0;i<200;i++);
}; 答 3: 我测过MSP430f123晶体的输入输出脚,一个只有直流偏量(2v),另一个pin有2.5v的直流偏量加晶体输出波形,但不是很好!
我想请问一下MSP430f123在时钟不失效的情况下,在晶体输入输出脚波形是什么样的?
谢谢各位大虾帮帮忙!!
:) :mad: :confused: 答 4: 32768的晶振不失效应该是连续脉冲
高频晶振(如6M,8M)是连续正弦波
你用示波器看看XOUT或在程序里设置ACLK(p2.0/ACLK 8脚)输出,看一下ACLK输出波形
如果晶振起振应该不会有问题
我想知道出现硬件读取时钟失效,会不会是软件的问题,如果说是外围电路的问题
,我的板子32k的晶振用示波器可以看到,但用软件检测时,是失效的!
我一开始在32k的晶体两端接15pf的负载电容到地,现在把它取下,但还是不行,430
外围电路其实很少,我想不应该会出现问题,况且我用示波器可以看到波形!
我该怎么解决32k时钟失效的问题?
谢谢! 答 1: 希望各位大虾dingding! 答 2: 请试一试:
FLL_CTL0 &= ~(XT1OF+LFOF+DCOF);
IFG1 &= ~OFIFG; //Clear Oscillator Fault Flag
for(i=0;i<200;i++);
while(IFG1 & OFIFG != 0 )
{
IFG1 &= ~OFIFG;
for(i=0;i<200;i++);
}; 答 3: 我测过MSP430f123晶体的输入输出脚,一个只有直流偏量(2v),另一个pin有2.5v的直流偏量加晶体输出波形,但不是很好!
我想请问一下MSP430f123在时钟不失效的情况下,在晶体输入输出脚波形是什么样的?
谢谢各位大虾帮帮忙!!
:) :mad: :confused: 答 4: 32768的晶振不失效应该是连续脉冲
高频晶振(如6M,8M)是连续正弦波
你用示波器看看XOUT或在程序里设置ACLK(p2.0/ACLK 8脚)输出,看一下ACLK输出波形
如果晶振起振应该不会有问题
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
vscode+cmake搭建雅特力AT32L021开发环境被打赏30分 | |
【换取逻辑分析仪】自制底板并驱动ArduinoNanoRP2040ConnectLCD扩展板被打赏47分 | |
【分享评测,赢取加热台】RISC-V GCC 内嵌汇编使用被打赏38分 | |
【换取逻辑分析仪】-基于ADI单片机MAX78000的简易MP3音乐播放器被打赏48分 | |
我想要一部加热台+树莓派PICO驱动AHT10被打赏38分 | |
【换取逻辑分析仪】-硬件SPI驱动OLED屏幕被打赏36分 | |
换逻辑分析仪+上下拉与多路选择器被打赏29分 | |
Let'sdo第3期任务合集被打赏50分 | |
换逻辑分析仪+Verilog三态门被打赏27分 | |
换逻辑分析仪+Verilog多输出门被打赏24分 |