共2条
1/1 1 跳转至页
430f437,32kHz 430f437 32kHz晶体问题,急!请各位帮忙,谢谢!

问
我在lierda买了一个430f449的测试板,现在不能工作,我不知道是什么原因,我把32k的晶体取下,用jtag调试还是不行,dco,ifo标志位始终为1
我想知道出现硬件读取时钟失效,会不会是软件的问题,如果说是外围电路的问题
,我的板子32k的晶振用示波器可以看到,但用软件检测时,是失效的!
我一开始在32k的晶体两端接15pf的负载电容到地,现在把它取下,但还是不行,430
外围电路其实很少,我想不应该会出现问题,况且我用示波器可以看到波形!
我该怎么解决32k时钟失效的问题?
谢谢! 答 1: 希望各位大虾dingding! 答 2: 请试一试:
FLL_CTL0 &= ~(XT1OF+LFOF+DCOF);
IFG1 &= ~OFIFG; //Clear Oscillator Fault Flag
for(i=0;i<200;i++);
while(IFG1 & OFIFG != 0 )
{
IFG1 &= ~OFIFG;
for(i=0;i<200;i++);
}; 答 3: 我测过MSP430f123晶体的输入输出脚,一个只有直流偏量(2v),另一个pin有2.5v的直流偏量加晶体输出波形,但不是很好!
我想请问一下MSP430f123在时钟不失效的情况下,在晶体输入输出脚波形是什么样的?
谢谢各位大虾帮帮忙!!
:) :mad: :confused: 答 4: 32768的晶振不失效应该是连续脉冲
高频晶振(如6M,8M)是连续正弦波
你用示波器看看XOUT或在程序里设置ACLK(p2.0/ACLK 8脚)输出,看一下ACLK输出波形
如果晶振起振应该不会有问题
我想知道出现硬件读取时钟失效,会不会是软件的问题,如果说是外围电路的问题
,我的板子32k的晶振用示波器可以看到,但用软件检测时,是失效的!
我一开始在32k的晶体两端接15pf的负载电容到地,现在把它取下,但还是不行,430
外围电路其实很少,我想不应该会出现问题,况且我用示波器可以看到波形!
我该怎么解决32k时钟失效的问题?
谢谢! 答 1: 希望各位大虾dingding! 答 2: 请试一试:
FLL_CTL0 &= ~(XT1OF+LFOF+DCOF);
IFG1 &= ~OFIFG; //Clear Oscillator Fault Flag
for(i=0;i<200;i++);
while(IFG1 & OFIFG != 0 )
{
IFG1 &= ~OFIFG;
for(i=0;i<200;i++);
}; 答 3: 我测过MSP430f123晶体的输入输出脚,一个只有直流偏量(2v),另一个pin有2.5v的直流偏量加晶体输出波形,但不是很好!
我想请问一下MSP430f123在时钟不失效的情况下,在晶体输入输出脚波形是什么样的?
谢谢各位大虾帮帮忙!!
:) :mad: :confused: 答 4: 32768的晶振不失效应该是连续脉冲
高频晶振(如6M,8M)是连续正弦波
你用示波器看看XOUT或在程序里设置ACLK(p2.0/ACLK 8脚)输出,看一下ACLK输出波形
如果晶振起振应该不会有问题
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
“我踩过的那些坑”主题活动——第001期 | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
分享汽车通信和多媒体总线结构被打赏20分 | |
【我踩过的那些坑】结构堵孔导致的喇叭无声问题被打赏50分 | |
NUCLEO-U083RC学习历程38+串口通过队列的方式输出两个字符串被打赏20分 | |
【我踩过的那些坑】分享一下调试一款AD芯片的遇到的“坑”被打赏50分 | |
电流检测模块MAX4080S被打赏10分 | |
【我踩过的那些坑】calloc和malloc错误使用导致跑飞问题排查被打赏50分 | |
分享电控悬架的结构与工作原理(一)被打赏20分 | |
多组DCTODC电源方案被打赏50分 | |
【我踩过的那些坑】STM32cubeMX软件的使用过程中的“坑”被打赏50分 | |
新手必看!C语言精华知识:表驱动法被打赏50分 |