共2条
1/1 1 跳转至页
449MCLK,ACLK 【求助】关于449MCLK=ACLK的问题
问
void main()
{
uchar i;
for(i=0;i<10;i++);
WDTCTL=WDTPW+WDTHOLD; // stop watchdog timer
FLL_CTL0=0x20;
FLL_CTL1=0x58;
for(i=0;i<10;i++);
IFG1 = IFG1 & ~OFIFG;
for(i=0;i<10;i++);
while(1);
}
IFG1 = IFG1 & ~OFIFG;这句不加的话MCLK=DCO
但是这句加了后我观察到IFG1里的OFIFG还是置1的
哪位大侠帮俺说说道理 答 1: 当MCLK=ACLK时,ACLK只能用高频晶振。 答 2: 不明白
MCLK和ACLK不能同时使用LFXT1CLK吗? 答 3: 可以同时使用,同时使用时,只能接高频晶振 答 4: 但我使MCLK=ACLK=LFXT1CLK=32768Hz成功过,不过使用的MSP430F122
{
uchar i;
for(i=0;i<10;i++);
WDTCTL=WDTPW+WDTHOLD; // stop watchdog timer
FLL_CTL0=0x20;
FLL_CTL1=0x58;
for(i=0;i<10;i++);
IFG1 = IFG1 & ~OFIFG;
for(i=0;i<10;i++);
while(1);
}
IFG1 = IFG1 & ~OFIFG;这句不加的话MCLK=DCO
但是这句加了后我观察到IFG1里的OFIFG还是置1的
哪位大侠帮俺说说道理 答 1: 当MCLK=ACLK时,ACLK只能用高频晶振。 答 2: 不明白
MCLK和ACLK不能同时使用LFXT1CLK吗? 答 3: 可以同时使用,同时使用时,只能接高频晶振 答 4: 但我使MCLK=ACLK=LFXT1CLK=32768Hz成功过,不过使用的MSP430F122
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
与电子爱好者谈读图四被打赏50分 | |
与电子爱好者谈读图二被打赏50分 | |
【FRDM-MCXN947评测】Core1适配运行FreeRtos被打赏50分 | |
【FRDM-MCXN947评测】双核调试被打赏50分 | |
【CPKCORRA8D1B评测】---移植CoreMark被打赏50分 | |
【CPKCORRA8D1B评测】---打开硬件定时器被打赏50分 | |
【FRDM-MCXA156评测】4、CAN loopback模式测试被打赏50分 | |
【CPKcorRA8D1评测】--搭建初始环境被打赏50分 | |
【FRDM-MCXA156评测】3、使用FlexIO模拟UART被打赏50分 | |
【FRDM-MCXA156评测】2、rt-thread MCXA156 BSP制作被打赏50分 |