共2条
1/1 1 跳转至页
DSP,ARM,FPGA,CPLD 准备设计一个功能强大的DSP+ARM+FPGA+CPLD开发板

问
本工作室,目前准备设计一个功能强大的DSP+ARM+FPGA+CPLD开发板,目前处于方案的设计中!
答 1:
呵呵,泼泼水……如果有人买,新手看你的板子头晕,软件开发的看你的板子头疼,做硬件看你的板子浪费,老板看你的板子心疼……
答 2:
tjsheep你说得很对!你说得不错!可能大家的出发点不同!!
我们是从系统设计的角度出发的。是培养一个系统工程师!其实ARM DSP FPGA其中的任何一个很难完成一个大系统.大家可能认为掌握其中的一项就不错了!但我们认为只有掌握上面这些东西,才能够设计一个系统,才可能对系统提出好的Idea!才能够把系统的Cost降下来!
答 3: 呵呵,都用上了,还能把cost降下来?什么系统同时需要DSP,ARM,fpga,CPLD?哪个部分做好了都是一个大系统,大小不是看你用的多少,再说了,你能把所有类型的ARM,DSP,fpga,CPLD都做到一个板子上么?就是随便选一种,比如DSP,选型上都有很多讲究,不会这个,怎么对系统提出idea?要说掌握,用你的板子,不可能练习硬件的设计,那么就软件而言,fpga,CPLD都是学习VHDL,verilog hdl语言,ARM,DSP都是学习c,c++,那又何必弄那么多硬件呢?:)我觉得你们出发点是好的,可惜力气用的不是地方…… 答 4: 恐怖的设计 可能这一辈子也不可能同时伺候好DSP+ARM+FPGA这样的多CPU系统了,做好了建议你再开发一个支持多CPU的G匪操作系统买给官方,中国官员随便可以伺候好大奶、二奶、三奶。一个CPU都够我们这些寻常百姓伺候了,拥有双CPU只能是多数人的愿望。 答 5: 晕浪费
我们是从系统设计的角度出发的。是培养一个系统工程师!其实ARM DSP FPGA其中的任何一个很难完成一个大系统.大家可能认为掌握其中的一项就不错了!但我们认为只有掌握上面这些东西,才能够设计一个系统,才可能对系统提出好的Idea!才能够把系统的Cost降下来!
答 3: 呵呵,都用上了,还能把cost降下来?什么系统同时需要DSP,ARM,fpga,CPLD?哪个部分做好了都是一个大系统,大小不是看你用的多少,再说了,你能把所有类型的ARM,DSP,fpga,CPLD都做到一个板子上么?就是随便选一种,比如DSP,选型上都有很多讲究,不会这个,怎么对系统提出idea?要说掌握,用你的板子,不可能练习硬件的设计,那么就软件而言,fpga,CPLD都是学习VHDL,verilog hdl语言,ARM,DSP都是学习c,c++,那又何必弄那么多硬件呢?:)我觉得你们出发点是好的,可惜力气用的不是地方…… 答 4: 恐怖的设计 可能这一辈子也不可能同时伺候好DSP+ARM+FPGA这样的多CPU系统了,做好了建议你再开发一个支持多CPU的G匪操作系统买给官方,中国官员随便可以伺候好大奶、二奶、三奶。一个CPU都够我们这些寻常百姓伺候了,拥有双CPU只能是多数人的愿望。 答 5: 晕浪费
共2条
1/1 1 跳转至页
回复
打赏帖 | |
---|---|
【STM32F769】AI之与本地deepseek对接被打赏50分 | |
Buck电路工作在CCM模式下电感电流的计算公式是什么?被打赏5分 | |
buck电路工作原理被打赏5分 | |
基于MSPM0L1306的MODBUS-RTU协议通讯实验被打赏100分 | |
我想要一部加热台+多合一调试工具被打赏18分 | |
每周了解几个硬件知识+485硬件知识分享被打赏10分 | |
【换取手持数字示波器】树莓派PICO调试器官方固件本地化部署实践被打赏24分 | |
【换取手持数字示波器】分享一个KEIL无法识别CMSIS-DAP调试器的解决办法被打赏20分 | |
【换取手持数字示波器】分享一个自制的ArduinoNano扩展板底板被打赏23分 | |
【换取手持示波器】树莓派PICOW网页烟花被打赏18分 |