共2条
1/1 1 跳转至页
,MOS,Vds 请教MOS管做电源开关时的Vds的怪现象
问
电路很简单,电源从MOS的S端入,D端出,后面是DCDC变换,没有接负载,MOS的G极接地。MOS为AO3401.
好了,怪事来了。AO3401开启电压标称1V,本来预料如果输入电压为1.8V时,D端的电压就该基本等于输入电压了,结果不是。测了一下,有下图所示的曲线。
有些FT了,首先是从图上看Vgs大于开启电压的时候而小于某一个数值的时候,Vds大大超过DATASHEET上的数据,从DATASHEET上的图看,Vds不该超过0.3V的。然后就是上升段和下降段的跳变了。特别是上升时的那个负跳变,我是百思不得其解啊。
请大侠解惑,谢谢。 答 1: 现在初步认定,和DC-DC电路斩波有关如果将MOS短接,那么DC-DC一输入电压就有斩波信号出来,随着输入电压的升高,斩波信号越来越稀疏。
现在输入电压较小的时候,DCDC看不到斩波信号出来,上升段那个负跳变的阶段,斩波信号出来了。等到正跳变上去,斩波信号就又没有了。
好了,怪事来了。AO3401开启电压标称1V,本来预料如果输入电压为1.8V时,D端的电压就该基本等于输入电压了,结果不是。测了一下,有下图所示的曲线。
有些FT了,首先是从图上看Vgs大于开启电压的时候而小于某一个数值的时候,Vds大大超过DATASHEET上的数据,从DATASHEET上的图看,Vds不该超过0.3V的。然后就是上升段和下降段的跳变了。特别是上升时的那个负跳变,我是百思不得其解啊。
请大侠解惑,谢谢。 答 1: 现在初步认定,和DC-DC电路斩波有关如果将MOS短接,那么DC-DC一输入电压就有斩波信号出来,随着输入电压的升高,斩波信号越来越稀疏。
现在输入电压较小的时候,DCDC看不到斩波信号出来,上升段那个负跳变的阶段,斩波信号出来了。等到正跳变上去,斩波信号就又没有了。
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
vscode+cmake搭建雅特力AT32L021开发环境被打赏30分 | |
【换取逻辑分析仪】自制底板并驱动ArduinoNanoRP2040ConnectLCD扩展板被打赏47分 | |
【分享评测,赢取加热台】RISC-V GCC 内嵌汇编使用被打赏38分 | |
【换取逻辑分析仪】-基于ADI单片机MAX78000的简易MP3音乐播放器被打赏48分 | |
我想要一部加热台+树莓派PICO驱动AHT10被打赏38分 | |
【换取逻辑分析仪】-硬件SPI驱动OLED屏幕被打赏36分 | |
换逻辑分析仪+上下拉与多路选择器被打赏29分 | |
Let'sdo第3期任务合集被打赏50分 | |
换逻辑分析仪+Verilog三态门被打赏27分 | |
换逻辑分析仪+Verilog多输出门被打赏24分 |