共2条
1/1 1 跳转至页
请教并联式开关电源开关管关断时集电极电压高压毛刺的问题,急!
问
vg的上升沿时间是0.5us,下降沿时间是1.25us。Ud在vg关断时的波形如图所示,高压毛刺达到了700v,管子很烫,请教版主如何解决,谢谢,同时欢迎各位同仁指教。
答 1:
没有RC吸收回路。
答 2:
D2被击穿
答 3:
并小电容
答 4:
二极管不可能击穿二极管不可能击穿(该二极管击穿电压1000v,而且测了没有击穿)。该电路是升压电路,加RC吸收回路应该不行,我也加上试了,输入电流会更大,管子更烫。并小电容肯定不行。请高手再进来指教。
答 5:
措施可以按以下方法:
1。有毛刺是正常的,不可能完全消除
2。在电感前加较大地电解电容
3。在不影响电路工作的情况下,减小电感
4。换用安生美的超快恢复二极管
5。加吸收电路
6。注意你的走线 答 6: 问你的开关管是MOS管还是IGBT?最好加关断快速栅极放电回路试试 答 7: 布线合理一些Diode的阳极以及储能电感应当与IGBT的集电极靠的尽可能近,以减小引线电感的影响。原理上说,在IGBT的C、E间并上RCD吸收回路能够减小毛刺的峰值并抑制震荡,不能成功的原因可能与布线有关吧。
1。有毛刺是正常的,不可能完全消除
2。在电感前加较大地电解电容
3。在不影响电路工作的情况下,减小电感
4。换用安生美的超快恢复二极管
5。加吸收电路
6。注意你的走线 答 6: 问你的开关管是MOS管还是IGBT?最好加关断快速栅极放电回路试试 答 7: 布线合理一些Diode的阳极以及储能电感应当与IGBT的集电极靠的尽可能近,以减小引线电感的影响。原理上说,在IGBT的C、E间并上RCD吸收回路能够减小毛刺的峰值并抑制震荡,不能成功的原因可能与布线有关吧。
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
【笔记】生成报错synthdesignERROR被打赏50分 | |
【STM32H7S78-DK评测】LTDC+DMA2D驱动RGBLCD屏幕被打赏50分 | |
【STM32H7S78-DK评测】Coremark基准测试被打赏50分 | |
【STM32H7S78-DK评测】浮点数计算性能测试被打赏50分 | |
【STM32H7S78-DK评测】Execute in place(XIP)模式学习笔记被打赏50分 | |
每周了解几个硬件知识+buckboost电路(五)被打赏10分 | |
【换取逻辑分析仪】RA8 PMU 模块功能寄存器功能说明被打赏20分 | |
野火启明6M5适配SPI被打赏20分 | |
NUCLEO-U083RC学习历程2-串口输出测试被打赏20分 | |
【笔记】STM32CUBEIDE的Noruletomaketarget编译问题被打赏50分 |