共2条
1/1 1 跳转至页
LDO,PSRR 请问有什么办法可以提高LDO的PSRR?

问
小弟在做一个LDO,用的是tsmc0.6CMOS工艺,可是psrr只能做到70dB,我试了好几种方法都不行,希望高手能指点一下。我主要是提高运放的psrr,但效果不好,目前用的是折叠共源共栅运放,电流源也是共源共栅的,增益从40dB到120dB都试过,psrr变化不显著,应该运放没什么可挖的了。
答 1:
PSRR的问题已经解决现在还有一个关于dropout电压的问题:能否根据要求的dropout电压定量的估算出管子的宽长比?
从公式看,Vdropout=Iout*Ron, Ron为线性区的导通电阻,Ron=1/[uCox(Vgs-Vt)],我看到有的文章就是依据此公式算出Vdropout,不过对此我非常不解:对于一定的负载,Ron值应为常数,因此Vgs也应为常数,那如何判断Vgs的值呢?
希望有设计过LDO的高工能指点一下,小弟不胜感激。
从公式看,Vdropout=Iout*Ron, Ron为线性区的导通电阻,Ron=1/[uCox(Vgs-Vt)],我看到有的文章就是依据此公式算出Vdropout,不过对此我非常不解:对于一定的负载,Ron值应为常数,因此Vgs也应为常数,那如何判断Vgs的值呢?
希望有设计过LDO的高工能指点一下,小弟不胜感激。
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
“我踩过的那些坑”主题活动——第001期 | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
【我踩过的那些坑】结构堵孔导致的喇叭无声问题被打赏50分 | |
【我踩过的那些坑】分享一下调试一款AD芯片的遇到的“坑”被打赏50分 | |
电流检测模块MAX4080S被打赏10分 | |
【我踩过的那些坑】calloc和malloc错误使用导致跑飞问题排查被打赏50分 | |
多组DCTODC电源方案被打赏50分 | |
【我踩过的那些坑】STM32cubeMX软件的使用过程中的“坑”被打赏50分 | |
新手必看!C语言精华知识:表驱动法被打赏50分 | |
【我踩过的那些坑】杜绑线问题被打赏50分 | |
【我踩过的那些坑】STM32的硬件通讯调试过程的“坑”被打赏50分 | |
【我踩过的那些坑】晶振使用的问题被打赏100分 |