共2条
1/1 1 跳转至页
LDO,PSRR 请问有什么办法可以提高LDO的PSRR?
![](http://uphotos.eepw.com.cn/jackwang/thumb/avatar.jpg)
问
小弟在做一个LDO,用的是tsmc0.6CMOS工艺,可是psrr只能做到70dB,我试了好几种方法都不行,希望高手能指点一下。我主要是提高运放的psrr,但效果不好,目前用的是折叠共源共栅运放,电流源也是共源共栅的,增益从40dB到120dB都试过,psrr变化不显著,应该运放没什么可挖的了。
答 1:
PSRR的问题已经解决现在还有一个关于dropout电压的问题:能否根据要求的dropout电压定量的估算出管子的宽长比?
从公式看,Vdropout=Iout*Ron, Ron为线性区的导通电阻,Ron=1/[uCox(Vgs-Vt)],我看到有的文章就是依据此公式算出Vdropout,不过对此我非常不解:对于一定的负载,Ron值应为常数,因此Vgs也应为常数,那如何判断Vgs的值呢?
希望有设计过LDO的高工能指点一下,小弟不胜感激。
从公式看,Vdropout=Iout*Ron, Ron为线性区的导通电阻,Ron=1/[uCox(Vgs-Vt)],我看到有的文章就是依据此公式算出Vdropout,不过对此我非常不解:对于一定的负载,Ron值应为常数,因此Vgs也应为常数,那如何判断Vgs的值呢?
希望有设计过LDO的高工能指点一下,小弟不胜感激。
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动——B站互动赢积分】活动开启啦! | |
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |