这些小活动你都参加了吗?快来围观一下吧!>>
电子产品世界 » 论坛首页 » 企业专区 » ADI » 模数转换器时钟优化:测试工程观点

共1条 1/1 1 跳转至

模数转换器时钟优化:测试工程观点

高工
2012-04-04 15:49:27     打赏

作者:Rob Reeder, Wayne Green, and Robert Shillito
系统时钟优化可以提升系统的性能,但也颇具挑战性。为模数
转换器设计抖动为 350 飞秒(fs)的编码电路是相对容易的,但
这是否能够满足当今的高速需求?例如,测试 AD9446-1001
(16
bit 100 MHz ADC)时,在 Nyquist 区使用 100 MHz 的采样时钟
频率,350 fs 的抖动将使信噪比(SNR)下降约 3 dB。如果在第
三 Nyquist 域中使用 105 MHz 的模拟输入信号测试相同的设
备,SNR 下降可达 10 dB。为了将时钟抖动减少到 100 fs或更
少,设计者需要理解时钟抖动来自哪里,以及 ADC 能够允许
多大的抖动。如果在电路设计完成后才发现时钟电路性能受抖
动的限制,并且在设计阶段中本可以很容易地避免该问题发
生,这时已经太晚了。 


模数转换器时钟优化:测试工程观点.pdf



关键词: 模数     转换器     时钟     优化     测试     工程     观点    

共1条 1/1 1 跳转至

回复

匿名不能发帖!请先 [ 登陆 注册 ]