这些小活动你都参加了吗?快来围观一下吧!>>
电子产品世界 » 论坛首页 » 嵌入式开发 » FPGA » 28335应用开发与实践心得-调试出错实验

共4条 1/1 1 跳转至

28335应用开发与实践心得-调试出错实验

专家
2014-01-24 11:28:10     打赏
开发板是外接的30M晶振,书上说,如果使用PLL的话先倍频10倍,变成300M然后进行2分频成为150M.
这个时候如果在程序里面不进行分频直接300M进去后,
    把这句话
                       EALLOW;
                      SysCtrlRegs.PLLSTS.bit.DIVSEL=3;  //不分频
                       EDIS;
写进main函数里面for(;;)外面
当程序执行这条语句后,CCS界面会出问题。
然后看PLLSTS这个寄存器的7-8位对分频的说明,DIVSEL 00 ,01时为4分频,10时为2分频(也是通常选择的分频系数)两位为11时,CLKIN不分频,这时有个条件,就是只有PLL关闭或者旁路的时候才能使用不分频的功能。
关闭自然很好说,就是不用PLL倍频,直接30M进去,那么这时DIVSEL你可以随意选择。最低频率就是30M/4=7.5M.
旁路的话就不好说,因为一边是30M的倍频时钟,一边是30的时钟,这时就可以使用输入时钟不分频,DIVSEL中可以随意设定。



关键词: 开发板     寄存器    

高工
2014-01-24 21:15:38     打赏
2楼

器件的时钟,有些时候的确很麻烦


高工
2014-01-27 15:38:49     打赏
3楼
仔细点都能解决的问题

专家
2014-02-11 15:58:32     打赏
4楼
系统时钟是灵魂,只有搞好这个,下面的设计才有意义。学习了

共4条 1/1 1 跳转至

回复

匿名不能发帖!请先 [ 登陆 注册 ]