【解析新特性】300W单路输出工业电源>>
电子产品世界 » 论坛首页 » 嵌入式开发 » MCU » 我做了个基于FPGA的DDS波形发生器,请问后面的滤波器截至频率如何选择?

共6条 1/1 1 跳转至

我做了个基于FPGA的DDS波形发生器,请问后面的滤波器截至频率如何选择?

菜鸟
2014-02-20 16:09:17    评分
这个截至频率与生成的波形的频率有关么?我试了试不好把那些阶梯状的波滤掉啊。。



关键词: DDS 波形发生器 滤波    

院士
2014-02-20 16:27:49    评分
2楼
等待大神儿给你回答

工程师
2014-02-20 18:04:12    评分
3楼
额,,想要得到平滑的波形,请用外部低通滤波器哈,一个简单的RC就可以咯,要想效果好,就用LC,多些级数, 滤波器的截止频率略大于输出波形的频率(这个也不一定哈,这和你想得到的信号幅度有关系), 若要平滑,需要将低通的滤波器的阻带衰减很大,

菜鸟
2014-02-20 21:01:14    评分
4楼
差不多就是这样,波形之间空隙很大,10微秒才出现一个波形,一般取多少的截止频率?时钟是50MHz的

高工
2014-02-21 20:59:04    评分
5楼
开关频率和输出信号频率各是多少?

工程师
2014-02-25 21:13:12    评分
6楼
10微秒才出一个信号,信号的频率是多少?

共6条 1/1 1 跳转至

回复

匿名不能发帖!请先 [ 登陆 注册 ]