电子产品世界 » 论坛首页 » 综合技术 » 电源模拟 » ADI 可用于 5G技术的资料大起底!


共1条 1/1 1 跳转至

ADI 可用于 5G技术的资料大起底!

菜鸟
2018-06-29 09:00:07    评分

欲了解以下资料中的任何一个,请点击 https://ezchina.analog.com/thread/18420 查看哦~


Part 1:特色产品

 


AD916416位、12 GSPSRF DAC和直接数字频率合成器

DDS由一组3232位数控振荡器(NCO)组成,各带相位累加器。与100 MHz串行外设接口(SPI)和快跳模式配合使用时,支持相位相干快速跳频(FFH)和几种模式以支持多种应用。




AD9213 12-Bit, 10.25 GSPS, JESD204B RF Analog-to-Digital Converter




AD9172:具有信道选择器的双路、16 位、12.6 GSPS RF DAC

该器件采用 8 线 15 Gbps JESD204B 数据输入端口、高性能片内 DAC 时钟倍频器和数字信号处理功能,适用于单频段和多频段直接到射频 (RF) 无线应用场合。




AD920814 位、3GSPSJESD204B、双通道模数转换器

该器件具有片内缓冲器和采样保持电路,确保实现较低的功耗、较小的封装尺寸和出色的易用性。该产品经过专门设计,支持那些可对高达 5 GHz 带宽的模拟信号进行直接采样的通信应用场合。




ADRF5024100 MHz44 GHzSPDT反射式开关

该开关在40 GHz时具有1.4 dB的低插入损耗和36 dB的高隔离度。通过路径和热切换均具有27 dBm的高功率处理能力。




HMC819220 GHz42 GHz宽带I/Q混频器

该产品非常适合需要宽频率范围、出色RF性能、更简单设计以及更少器件和更小印刷电路板(PCB)尺寸的应用。单个HMC8192可取代设计中的多个窄带混频器。




ADF5356Microwave Wideband Synthesizer with Integrated VCO

 

Part 2:信号链

 


点击:https://ezchina.analog.com/thread/18420可了解以下三个该信号链中 ADI 支持的产品以及产品详情。


 

Signal/Spectrum Analyzer

1.jpg


 

Vector Signal Generator

2.jpg


 

Frequency Synthesizer

3.jpg

 

Part 3:参考电路

 


1)用于3G4GLTE通信系统的宽带低失真发射器

该电路是一个宽带低失真RF发射器,集成双通道高速TxDAC+数模转换器(DAC)、宽带I/Q调制器和输出驱动器放大器。 器件匹配良好,且DAC与调制器、调制器与驱动器放大器之间直接接口,可为包括3G4GLTE在内的很多RF通信应用提供紧凑型解决方案。

4.jpg

 

2−30 dBm+15 dBm范围的40 GHz微波功率计


该电路利用RF和微波功率检波器 ADL6010 将交流波形转换为与输入波形幅度对应的比例输出电压。输出电压为线性电压,斜率单位为V/V rms。然而,在大多数功率计应用中,输出电压是一个代表输入波形幅度的稳定直流值ADL6010可提取带宽高达40 MHzRF信号包络。

 


12位、1 MSPS ADC AD7091R 对检波器输出进行采样,数据通过数据采集板处理,然后送至PC作进一步处理和分析。该ADC内置2.5 V基准电压源,可利用它来设置满量程电压。如果需要更大的满量程电压,可由外部基准电压源驱动到更高的电压。

 


3RF13 GHz超快速建立PLL

该电路采用13 GHz小数N分频频率合成器、宽带有源环路滤波器和VCO以内的200 MHz跳频相位建立时间短于5μs


 

采用带宽为2.4 MHz的有源环路滤波器获得该性能。 由于ADF4159 鉴频鉴相器(PFD)最大频率为110 MHz,并且AD8065运算放大器具有145 MHz的高增益带宽积,因此可获得该宽带宽环路滤波器性能。

 


4)使用有源环路滤波器和RF预分频器的低噪声12 GHz微波小数N分频锁相环(PLL)

该电路以ADF4156 作为核心的小数N分频PLL器件。使用ADF5001 外部预分频器将PLL频率范围扩展至18 GHz。采用具有适当偏置和滤波的超低噪声OP184 运算放大器驱动微波VCO,在12 GHz下可实现完全低噪声PLL,经测量积分相位噪声为0.35 ps rms。该功能通常用于产生本振频率(LO),适用于微波点对点系统、测试与测量设备、汽车雷达等应用和军事应用。

5.jpg

 


5Translation Phase Locked Loop Synthesizer with Low Phase Noise

The circuit is a low phase noise translation loop synthesizer (also known as an offset loop). This circuit translates the lower 100 MHz reference frequency of the ADF4002 phase locked loop (PLL) up to a higher frequency range of 5.0 GHz to 5.4 GHz, as determined by the frequency of the local oscillator (LO).

6.jpg

 


Part 4:评估套件

 


1ADS7-V2EBZ:基于FPGA的数据采集套件

ADS7-V2评估板开发用于评估ADI公司采用JESD204B、位速率高达13.1 Gbps的高速ADCDAC和收发器。

7.jpg

 


2EVAL-AD-FMCOMMS6-EBZ AD-FMCOMMS6-EBZ 评估板

AD-FMCOMMS6-EBZ评估板是一款400MHz4.4GHz接收器,采用AD9652 双通道16位模数转换器、ADL5566高动态范围RF/IF双通道差分放大器和ADL5380 正交解调器。

 


它采用的是一种IQ解调方法,可直接转换(亦称为零差或零中频)接收器架构。 与可以执行多次频率转换的超外差式接收机相比,直接变频无线电只能执行一次频率转换。

8.jpg

 


3EVAL-AD-FMCOMMS5-EBZAD-FMCOMMS5-EBZ评估板

AD-FMCOMMS5-EBZ是一款高速模拟模块,设计用于展示多路输入、多路输出(MIMO)应用中的AD9361器件。 AD9361是一款高性能、高度集成的RF收发器,工作频率为70 MHz6 GHz,支持的带宽范围为200 kHz以下至56 MHz

 


AD-FMCOMMS5-EBZ支持双AD9361器件,可用于创建4x4 MIMO系统。 本平台用于实现多种软件定义无线电应用的原型制作和开发,比如有源天线、发射波束生成器和到达系统的接收角度。

9.jpg

 




共1条 1/1 1 跳转至

回复

匿名不能发帖!请先 [ 登陆 注册 ]