信号路径上的阻抗突变,会带来电压信号的反射和失真。
两条相邻信号线之间的耦合电容和耦合电感,会带来信号间的串扰。
当芯片因为逻辑门高速开关导致电流快速变化时,如果电源轨和地平面之间的阻抗越大,在电源轨和地平面之间,会带来越明显的压降,统称为电源供电轨道塌陷。
地平面上返回路径的阻抗越大,电压降(地弹)越大,由此带来的辐射电流会引起EMI问题。
无论是在时域、还是频域,阻抗的单位都是Ω。不仅仅是互连线,信号路径上串联的贴片电阻、去耦电容、串接的用于对策EMI的磁珠也都有阻抗。
共10条
1/1 1 跳转至页
阻抗对信号完整性影响的体现
(一)什么是阻抗一个信号的电压和电流的比值称为阻抗。在高速信号系统中,有三个参数相互作用,影响信号完整性的结果。即信号的电压、电流和互连线(包括键合线、PCB走线、过孔、连接器管脚、电缆)的阻抗。
关键词: 阻抗 信号 完整性 影响 体现
共10条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |