Altera的文档说这种144引脚的器件有(最多)91个用户IO。
看去年FPGA DIY活动的板子,提供的原理图,8个bank标着IO的引脚,一共是84个,加上Key1到Key5,也才有89个。而且这几个Key,接在CLK引脚上,只怕只能输入,不能输出吧?
另外在标着IO的84个引脚上,EPCS4和JTAG上,用于配置和调试,可能还要去掉7、8个。那末实际用户能用的不到80个IO?
打赏帖 | |
---|---|
宏定义和const关键字定义被打赏5分 | |
【功率监测与控制系统DIY活动成果贴】DIY功率计与LabVIEW数据采集被打赏100分 | |
【Freertos】任务管理被打赏10分 | |
分享博世的两种不同的喷射系统模式被打赏5分 | |
汽车+开路实验与短路实验被打赏10分 | |
多点式电子控制汽油喷射系统知识分享被打赏10分 | |
分享机械控制式汽油喷射系统被打赏5分 | |
【分享开发笔记,赚取电动螺丝刀】解决基于CH341制作无线模块时芯片发热问题被打赏31分 | |
【分享开发笔记,赚取电动螺丝刀】使用STM32F103ZE主控调试RS485通讯的避坑经验被打赏36分 | |
【分享开发笔记,赚取电动螺丝刀】移植xprintf模块被打赏27分 |