X}3UKB(_VF`LW.gif)
共8条
1/1 1 跳转至页
为何我的FPGA断电后不能保存?

以下是下载时出现的提示错误:
Error (209025): Can't recognize silicon ID for device 1
Error (209012): Operation failed
另外,检查问题是,我的FPGA频率用的是信号发生器外接输入30MHz正弦波。
写jic文件的同时用示波器监测EPCS4芯片上的各个管脚:
DCLK管脚(6脚),在写程序的期间(从0%到84%时间内),信号由3.3V高电平变成0V低电平;
nCSO管脚(1脚),在写程序的期间(从0%到84%时间内),信号由3.3V高电平变成3.0V高电平;
ADSO管脚(5脚),在写程序的期间(从0%到84%时间内),信号由0V低电平变成3.3V高电平.
请问各位:
这几个信号管脚在写程序是应该如何变化,从我监测的这个现象来看,我可能是那个地方出来问题? 在下载jic文件时,FPGA需不需要给它外接晶振信号?
共8条
1/1 1 跳转至页