共1条
1/1															1							跳转至页
		EPM7000S的内部有干扰吗?
 
					
				
															
	
我正在做一块音频数据的采集和回放卡,数据处理用的是AD2181,译码电路和时钟控制电
: 路用的是EPM7128SLC84,AD和DA用的是CS4390及5396.
:          本来应该很快搞定, 可是有一个问题折磨了我三个星期,当用板卡做自环时, 此时计算机
: 不从ISA总线读取数据,一切正常.但板卡做数据采集时,DSP非常不稳定,经常死掉.
:         后来我不用EPM7128SLC84的时钟产生电路,就让它只做地址译码,就好了,
:        时钟产生电路是我用12位的计数器基础上搭成的,触发器时钟是从两个晶振中二选
: 一.我怀疑是译码模块和时钟模块产生了干扰,不知那位大虾能指点一二,先谢过了.是否在
: EPLD设计时,要注意把实现同一功能的信号尽量放到同一LAB中,或者是其他什么问题.
:         时钟的部分逻辑如下:
: --select master clock
:  Clk0Dual.d = !Clk0Dual & !Fre44k;
:  Clk0Dual.clk = ClkBase0;
:  Clk1Dual.d = !Clk1Dual & Fre44k;
:  Clk1Dual.clk = ClkBAse1;
:  IF Fre44k THEN
:   MCLKAna = Clk1Dual;
:  ELSE
:   MCLKAna = CLK0Dual;
:  END IF;
:  count[10..0].d  = count[10..0] + 1;
:  count[10..0].clk = MCLKAna;
:  --Frame syncronization for DSP;
:  FSYNCDSP.clk  = MCLKAna;
:  IF  (((count[3..0] == H"0" # count[3..0] == H"1" # count[3..0] == H"2") &
:     count[10..4] == H"0") # count[10..0] == H"7FF") THEN
:   FSYNCDSP.d = VCC;
:  ELSE
:   FSYNCDSP.d = GND;
:  END IF;										
					
					
							
					
										
					
										关键词: EPM7000S 内部 干扰
共1条
1/1															1							跳转至页
		回复
| 有奖活动 | |
|---|---|
| 硬核工程师专属补给计划——填盲盒 | |
| “我踩过的那些坑”主题活动——第002期 | |
| 【EEPW电子工程师创研计划】技术变现通道已开启~ | |
| 发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
| 【EEPW在线】E起听工程师的声音! | |
| 高校联络员开始招募啦!有惊喜!! | |
| 【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
| 送您一块开发板,2025年“我要开发板活动”又开始了! | |


 
			
			
			
						
			 我要赚赏金
 我要赚赏金 STM32
STM32 MCU
MCU 通讯及无线技术
通讯及无线技术 物联网技术
物联网技术 电子DIY
电子DIY 板卡试用
板卡试用 基础知识
基础知识 软件与操作系统
软件与操作系统 我爱生活
我爱生活 小e食堂
小e食堂

