共2条
1/1 1 跳转至页
ARM,DSP 发现ARM可以取代定点DSP!!!

问
相对于普通CPU,DSP的优势在于它优秀的运算能力,特别是乘加指令;
可是发现,就是ARM7也有64位乘加指令,如UMLAL R1, R2, R5, R6
32位数R5、R6乘结果加上64位数(R2,R1)结果放在(R2,R1),该指令需要4个指令周期,如用LPC2132跑在50MHZ,那运算时间为80ns。
ARM也具备这样的功能,而且速度越来越快,那定点DSP的独特在哪里呢? 答 1: DSP有位地址反转,做FFT等运算快。 答 2: DSP的循环开销比ARM小很多。而且很多DSP有不只一个乘加器,可并行执行乘加指令等等。
DSP还是改进型哈佛结构,指令和数据总线分开,而且有多条数据总线,减少了取数时发生stall的几率,对于大量的数据处理很有优势。
答 3: 呵呵!楼主误会了,DSP的优势在于:DSP的独特之处就在于下面几点:
1、超标量技术:多个并行的硬件单元,在同一个时钟周期可以并行执行多条指令;
2、超流水技术:深度流水;
3、改进的哈佛结构,指令总线与数据总线分离,而且指令总线很“宽”(64位或256位),这样使多指令发射成为可能,另外一般都有多条数据读总线和一条写总线,支持一个时钟周期的多个数据取,单数据存操作;
4、支持位反序寻址;
5、零耗,循环寻址,也就是硬件循环,不打断流水的循环。
上面的列举的DSP的那些优点ARM有几个?一个BF531 400MHz的DSP才不到5美金,同价位的ARM不能达到这个性能吧,或者性价比赶不上DSP吧。当然,我也不是推崇DSP而舍弃ARM,只是他们应有场合不一样而以!
可是发现,就是ARM7也有64位乘加指令,如UMLAL R1, R2, R5, R6
32位数R5、R6乘结果加上64位数(R2,R1)结果放在(R2,R1),该指令需要4个指令周期,如用LPC2132跑在50MHZ,那运算时间为80ns。
ARM也具备这样的功能,而且速度越来越快,那定点DSP的独特在哪里呢? 答 1: DSP有位地址反转,做FFT等运算快。 答 2: DSP的循环开销比ARM小很多。而且很多DSP有不只一个乘加器,可并行执行乘加指令等等。
DSP还是改进型哈佛结构,指令和数据总线分开,而且有多条数据总线,减少了取数时发生stall的几率,对于大量的数据处理很有优势。
答 3: 呵呵!楼主误会了,DSP的优势在于:DSP的独特之处就在于下面几点:
1、超标量技术:多个并行的硬件单元,在同一个时钟周期可以并行执行多条指令;
2、超流水技术:深度流水;
3、改进的哈佛结构,指令总线与数据总线分离,而且指令总线很“宽”(64位或256位),这样使多指令发射成为可能,另外一般都有多条数据读总线和一条写总线,支持一个时钟周期的多个数据取,单数据存操作;
4、支持位反序寻址;
5、零耗,循环寻址,也就是硬件循环,不打断流水的循环。
上面的列举的DSP的那些优点ARM有几个?一个BF531 400MHz的DSP才不到5美金,同价位的ARM不能达到这个性能吧,或者性价比赶不上DSP吧。当然,我也不是推崇DSP而舍弃ARM,只是他们应有场合不一样而以!
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
“我踩过的那些坑”主题活动——第001期 | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
分享汽车通信和多媒体总线结构被打赏20分 | |
【我踩过的那些坑】结构堵孔导致的喇叭无声问题被打赏50分 | |
NUCLEO-U083RC学习历程38+串口通过队列的方式输出两个字符串被打赏20分 | |
【我踩过的那些坑】分享一下调试一款AD芯片的遇到的“坑”被打赏50分 | |
电流检测模块MAX4080S被打赏10分 | |
【我踩过的那些坑】calloc和malloc错误使用导致跑飞问题排查被打赏50分 | |
分享电控悬架的结构与工作原理(一)被打赏20分 | |
多组DCTODC电源方案被打赏50分 | |
【我踩过的那些坑】STM32cubeMX软件的使用过程中的“坑”被打赏50分 | |
新手必看!C语言精华知识:表驱动法被打赏50分 |