共2条
1/1 1 跳转至页
ARM,DSP 发现ARM可以取代定点DSP!!!
问
相对于普通CPU,DSP的优势在于它优秀的运算能力,特别是乘加指令;
可是发现,就是ARM7也有64位乘加指令,如UMLAL R1, R2, R5, R6
32位数R5、R6乘结果加上64位数(R2,R1)结果放在(R2,R1),该指令需要4个指令周期,如用LPC2132跑在50MHZ,那运算时间为80ns。
ARM也具备这样的功能,而且速度越来越快,那定点DSP的独特在哪里呢? 答 1: DSP有位地址反转,做FFT等运算快。 答 2: DSP的循环开销比ARM小很多。而且很多DSP有不只一个乘加器,可并行执行乘加指令等等。
DSP还是改进型哈佛结构,指令和数据总线分开,而且有多条数据总线,减少了取数时发生stall的几率,对于大量的数据处理很有优势。
答 3: 呵呵!楼主误会了,DSP的优势在于:DSP的独特之处就在于下面几点:
1、超标量技术:多个并行的硬件单元,在同一个时钟周期可以并行执行多条指令;
2、超流水技术:深度流水;
3、改进的哈佛结构,指令总线与数据总线分离,而且指令总线很“宽”(64位或256位),这样使多指令发射成为可能,另外一般都有多条数据读总线和一条写总线,支持一个时钟周期的多个数据取,单数据存操作;
4、支持位反序寻址;
5、零耗,循环寻址,也就是硬件循环,不打断流水的循环。
上面的列举的DSP的那些优点ARM有几个?一个BF531 400MHz的DSP才不到5美金,同价位的ARM不能达到这个性能吧,或者性价比赶不上DSP吧。当然,我也不是推崇DSP而舍弃ARM,只是他们应有场合不一样而以!
可是发现,就是ARM7也有64位乘加指令,如UMLAL R1, R2, R5, R6
32位数R5、R6乘结果加上64位数(R2,R1)结果放在(R2,R1),该指令需要4个指令周期,如用LPC2132跑在50MHZ,那运算时间为80ns。
ARM也具备这样的功能,而且速度越来越快,那定点DSP的独特在哪里呢? 答 1: DSP有位地址反转,做FFT等运算快。 答 2: DSP的循环开销比ARM小很多。而且很多DSP有不只一个乘加器,可并行执行乘加指令等等。
DSP还是改进型哈佛结构,指令和数据总线分开,而且有多条数据总线,减少了取数时发生stall的几率,对于大量的数据处理很有优势。
答 3: 呵呵!楼主误会了,DSP的优势在于:DSP的独特之处就在于下面几点:
1、超标量技术:多个并行的硬件单元,在同一个时钟周期可以并行执行多条指令;
2、超流水技术:深度流水;
3、改进的哈佛结构,指令总线与数据总线分离,而且指令总线很“宽”(64位或256位),这样使多指令发射成为可能,另外一般都有多条数据读总线和一条写总线,支持一个时钟周期的多个数据取,单数据存操作;
4、支持位反序寻址;
5、零耗,循环寻址,也就是硬件循环,不打断流水的循环。
上面的列举的DSP的那些优点ARM有几个?一个BF531 400MHz的DSP才不到5美金,同价位的ARM不能达到这个性能吧,或者性价比赶不上DSP吧。当然,我也不是推崇DSP而舍弃ARM,只是他们应有场合不一样而以!
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
与电子爱好者谈读图四被打赏50分 | |
与电子爱好者谈读图二被打赏50分 | |
【FRDM-MCXN947评测】Core1适配运行FreeRtos被打赏50分 | |
【FRDM-MCXN947评测】双核调试被打赏50分 | |
【CPKCORRA8D1B评测】---移植CoreMark被打赏50分 | |
【CPKCORRA8D1B评测】---打开硬件定时器被打赏50分 | |
【FRDM-MCXA156评测】4、CAN loopback模式测试被打赏50分 | |
【CPKcorRA8D1评测】--搭建初始环境被打赏50分 | |
【FRDM-MCXA156评测】3、使用FlexIO模拟UART被打赏50分 | |
【FRDM-MCXA156评测】2、rt-thread MCXA156 BSP制作被打赏50分 |