厂家在进行阻抗控制的时候,经常会对层厚和线宽(对于差分线,线宽变了,线距也就变了),铜厚,进行调整,来达到设计要求。现在有个想法,为了让厂家在调整时改动较小,在设计PCB前进行阻抗仿真(SI9000),做到心里有底,按照厂家提供的设计参数来进行仿真,现在有个问题不是很明白,PCB的核心板层和填充层都是由半固化片生成的,核心板有固定厚度,而同样生成核心板的半固化片组合成填充层时,厚度和介电常数都有较大差别,比如,IT180A半固化片0106(0.06mm)+1080(0.073),生成的核心板的厚度是1.0mm,介电常数为4.25,而生成填充层的厚度应该就是相加吧0.133mm,介电常数为平均值(3.9+3.95)/2=3.925,由于填充层被压制时厚度不定,所以仿真时结果差别比较大,我想问一下这个压制的公差一般在什么范围啊?有了解的朋友请赐教。或者我在设计PCB的时候要注意什么可以避免这个公差?
共3条
1/1 1 跳转至页
3楼
其实现在PCB厂商工艺参差不齐有些东西不是你想怎么样就能控制的。就比如说材料吧。我们合作的厂家只有一种材料,更不用说像小日本有本书中说的对于不同的设计要选择不同的材质,抗扰度能有所改观。毕竟是做工程的。一切从成本考虑
共3条
1/1 1 跳转至页
回复
| 有奖活动 | |
|---|---|
| 这个春节你犒赏自己什么了?分享你的故事,有奖征集 | |
| 2026年“我要开发板活动”第三季,开始了! | |
| 硬核工程师专属补给计划——填盲盒 | |
| “我踩过的那些坑”主题活动——第002期 | |
| 【EEPW电子工程师创研计划】技术变现通道已开启~ | |
| 发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
| 【EEPW在线】E起听工程师的声音! | |
| 高校联络员开始招募啦!有惊喜!! | |
我要赚赏金打赏帖 |
|
|---|---|
| Gravity:中英文语音合成模块V2.0及其串口控制被打赏¥24元 | |
| 全彩色度变化图的绘制被打赏¥27元 | |
| 【FreeRtos】FreeRtos任务栈的生长方向管理方式被打赏¥20元 | |
| 【瑞萨RA8D1 LVGL/LWIP评测】LVGL添加输入设备:EC11旋转编码器被打赏¥39元 | |
| 【瑞萨RA8D1 LVGL/LWIP评测】RA8D1部署FreeRTOS+LVGL被打赏¥33元 | |
| 空气质量检测器设计与实现被打赏¥24元 | |
| 【瑞萨RA8D1 LVGL/LWIP评测】LWIP进行UDP、TCP、HTTP、MQTT功能联合测试被打赏¥41元 | |
| 【瑞萨RA8D1 LVGL/LWIP评测】RA8D1部署FreeRTOS+LWIP被打赏¥36元 | |
| RTOS怎么选?让我来给你答案!被打赏¥15元 | |
| 【S32K3XX】Flash驱动使用被打赏¥26元 | |
我要赚赏金
