2 新建工程(工程名,顶层实体名和文件名一致);
3 新建设计文件( .vhd);
4 编译前的设置;
5 全程编译;
6 观察综合结果。查看总的逻辑单元(LE)的使用数目,总的引脚使用数目,观察综合后的RTL电路;
7进行时序仿真;建立矢量波形( .vwf),输入信号结点,设置仿真结束时间,设置波形参数;
8 引脚锁定
9 编程下载
10硬件测试
打赏帖 | |
---|---|
【S32K146】S32DS watchdog 配置使用被打赏20分 | |
【Zephyr】使用 IAR 调试 Zephyr 镜像被打赏20分 | |
【Zephyr】MCXN947 Zephyr 开发入门适配shell被打赏20分 | |
【我要开发板】6.联合MATLAB记录数据被打赏50分 | |
【瑞萨RA2E1开发板】:使用ADC功能实现位移传感器采集方案被打赏20分 | |
【nRF7002DK】基于sht30的温湿度计被打赏20分 | |
【nRF7002DK】日志打印被打赏20分 | |
【换取手持示波器】RGB屏幕移植ARM-2D库被打赏35分 | |
【分享开发笔记,赚取电动螺丝刀】分享一下如何解决瑞萨RA2E1使用printf编译报错问题被打赏27分 | |
rtthread硬件加密-5hash加密分析被打赏10分 |