在我的应用程序中,HSPDM 触发 EVADC 同时对两个通道进行采样。
我应该如何配置 EVADC 以最大限度地减少采样抖动并最大限度地提高采样率?
在用户手册中,它提到 SSE=0,USC=0 " 提供相对于触发信号 " 的最小样本抖动。
但是,样本和转化之间会有差距。 就我而言,触发信号来自 HSPDM,几乎没有抖动,对吧? 那么,我应该配置 SSE=0、USC=1 以实现最小抖动和最大采样率吗?
但是,SSE=0,USC=1 将忽略 " Phase Sync " 信号,并且用户手册还提到 " 必须设置相位同步器才能让 EVADC 达到其有记录的性能。" SSE=0、USC=1 设置会降低 ADC 结果精度吗?
请告知最适合我的手机壳的设置是什么?
为了实现最小的抖动、最大的采样率和最准确的结果,我还应该考虑什么?
共2条
1/1 1 跳转至页
用于并行采样的EVADC同步转换,如何在最大化采样率的同时最大限度地减少抖动?

关键词: EVADC 采样率 抖动

2楼
在并行采样的情况下,为了最大限度地减少抖动并提高采样率,以下是一些建议配置:
1. SSE(sample skew enable)= 0:这将确保样本与触发信号之间的最小抖动。如果你的触发信号来自HSPDM并且几乎没有抖动,那么这个配置对你的应用程序可能是合适的。
2. USC(use sample clock)=
1:这将使用采样时钟来同步转换以最大限度地减少抖动。如果你的应用程序对最小的抖动非常敏感,并且你的电路可以提供可靠的采样时钟信号,那么这个配置可能是合适的。请注意,这种配置将忽略"Phase
Sync"信号,因此你需要确保采集的通道在时间上是同步的。
3. 设置相位同步器:根据用户手册的说明,EVADC必须设置相位同步器才能达到最佳性能。确保你的EVADC具有正确的相位同步配置,以确保并行采样过程中的通道同步。
实现最低抖动的最佳方法是使用用户手册 32.11.1 主/从同步转换。
共2条
1/1 1 跳转至页
回复
打赏帖 | |
---|---|
【STM32F769】AI之与本地deepseek对接被打赏50分 | |
Buck电路工作在CCM模式下电感电流的计算公式是什么?被打赏5分 | |
buck电路工作原理被打赏5分 | |
基于MSPM0L1306的MODBUS-RTU协议通讯实验被打赏100分 | |
我想要一部加热台+多合一调试工具被打赏18分 | |
每周了解几个硬件知识+485硬件知识分享被打赏10分 | |
【换取手持数字示波器】树莓派PICO调试器官方固件本地化部署实践被打赏24分 | |
【换取手持数字示波器】分享一个KEIL无法识别CMSIS-DAP调试器的解决办法被打赏20分 | |
【换取手持数字示波器】分享一个自制的ArduinoNano扩展板底板被打赏23分 | |
【换取手持示波器】树莓派PICOW网页烟花被打赏18分 |