共2条
1/1 1 跳转至页
请教大侠,为什么这个采样保持电路的输出随着时间一直增大
问
我在电路里用到一个模拟开关MC4016,一个瓷片电容224,一个运放OP4177,搭成一个采样保持电路,目的是去掉电路上的静态偏置电压,使得整个电路正常工作时只取有效信号。我认为电路的采样速度不重要,只需要OP4177能够正常输出静态时电容上的电压信号就行。
结果却是模拟开关关断后,OP4177的输出随着时间不停的涨,虽然是几十mv级,可是却严重的影响了整个电路的输出,因为我后面接的是积分电路。
那位大侠能解释一下?
是模拟开关有漏电流吗,可是OP4177输出的电压比模拟开关关断前的都大,为什么? 答 1: 在运放输入端的地方,接一个大电阻到地试试~~~~~~~ 答 2: 感谢回复是在运放的输入端与电容并联一个大电阻吗?我这就试试 答 3: 感谢computer00,能告诉是什么原因吗我并了一个121K的电阻,好用了,可是不知道为什么,请不惜赐教 答 4: 最好将你的图帖出来。这样的问题一般是没有直流通路所致只要有很小的电流,电容上的电压就会慢慢变化。 答 5: 图片如下JW30和JW37都是连通的,现在在C29那里并联了一个121K的电阻 答 6: 问题是电容上电压为什么会变化呢?请教00 答 7: 你指的是C29那里吧?因为开关断开时,C29上端悬空,运放的偏置电流就会对C29充电,C29的电压就不断升高。
如果在C29上并联一个大电阻,那么偏置电流就从电阻上流走了。 答 8: qinjinzhi和OO,在下愚钝~~~~~~~~~~~qinjinzhi和OO,在下愚钝~~~~~~~~~~~
烦请给在下解释一下这个电路的工作原理吧...
谢谢 答 9: 这个电路的电压漂移应该是不确定的OP4177的输入偏置电流的极性可能是流出芯片,也可能是流入芯片(但典型值为正,也就是流入或流出?忘了怎么规定的了),换一个芯片也许就是另一样了
按极端情况,OP4177的输入偏置电流为IIB=2nA, IIB/C29=2nA/0.22uF≈9mV/s
也就是每秒最大变化9mV,你说的情况应属正常(其实模拟开关的漏电流可能更大,这里还没考虑)
按道理说,采样保持电路,应该选高输入阻抗的运放(如FET),否则就该尽量缩短保持时间
答 10: 你提的问题是经常有人遇到的你现在遇到的是缓缓升,还有缓缓地降的呢。呆会我找点东西你看看。 答 11: 这几个帖子里一定有答案的!jz0095>> 研讨翻译:ADI仪表放大器设计指南 第3章 -1-
jz0095>> 研讨翻译:ADI仪表放大器设计指南 第3章 -2-
jz0095>> 研讨翻译:ADI仪表放大器设计指南 第3章 -3-
jz0095>> 研讨翻译:ADI仪表放大器设计指南 第3章 -4-
jz0095>> 研讨翻译:ADI仪表放大器设计指南 第3章 -5-
jz0095>> 研讨翻译:ADI仪表放大器设计指南 第3章 -6-
答 12: 具体如下:>>>>2/6
THE IMPORTANCE OF AN INPUT GROUND RETURN 输入返回地线的重要性
图49a 无输入地线回路的交流耦合仪表放大器 图49b 在每个输入端与地之间加的大电阻为放大器提供了有效的直流回路
答 13: 请参阅相关BLOG文章: 答 14: 答 15: 答 16: 有了这些加上你的知识,你应该能够比较全面地理解了 答 17: 感谢各位大侠明白了,又学到了东东,谢了 答 18: 呵呵,就是牛
结果却是模拟开关关断后,OP4177的输出随着时间不停的涨,虽然是几十mv级,可是却严重的影响了整个电路的输出,因为我后面接的是积分电路。
那位大侠能解释一下?
是模拟开关有漏电流吗,可是OP4177输出的电压比模拟开关关断前的都大,为什么? 答 1: 在运放输入端的地方,接一个大电阻到地试试~~~~~~~ 答 2: 感谢回复是在运放的输入端与电容并联一个大电阻吗?我这就试试 答 3: 感谢computer00,能告诉是什么原因吗我并了一个121K的电阻,好用了,可是不知道为什么,请不惜赐教 答 4: 最好将你的图帖出来。这样的问题一般是没有直流通路所致只要有很小的电流,电容上的电压就会慢慢变化。 答 5: 图片如下JW30和JW37都是连通的,现在在C29那里并联了一个121K的电阻 答 6: 问题是电容上电压为什么会变化呢?请教00 答 7: 你指的是C29那里吧?因为开关断开时,C29上端悬空,运放的偏置电流就会对C29充电,C29的电压就不断升高。
如果在C29上并联一个大电阻,那么偏置电流就从电阻上流走了。 答 8: qinjinzhi和OO,在下愚钝~~~~~~~~~~~qinjinzhi和OO,在下愚钝~~~~~~~~~~~
烦请给在下解释一下这个电路的工作原理吧...
谢谢 答 9: 这个电路的电压漂移应该是不确定的OP4177的输入偏置电流的极性可能是流出芯片,也可能是流入芯片(但典型值为正,也就是流入或流出?忘了怎么规定的了),换一个芯片也许就是另一样了
按极端情况,OP4177的输入偏置电流为IIB=2nA, IIB/C29=2nA/0.22uF≈9mV/s
也就是每秒最大变化9mV,你说的情况应属正常(其实模拟开关的漏电流可能更大,这里还没考虑)
按道理说,采样保持电路,应该选高输入阻抗的运放(如FET),否则就该尽量缩短保持时间
答 10: 你提的问题是经常有人遇到的你现在遇到的是缓缓升,还有缓缓地降的呢。呆会我找点东西你看看。 答 11: 这几个帖子里一定有答案的!jz0095>> 研讨翻译:ADI仪表放大器设计指南 第3章 -1-
jz0095>> 研讨翻译:ADI仪表放大器设计指南 第3章 -2-
jz0095>> 研讨翻译:ADI仪表放大器设计指南 第3章 -3-
jz0095>> 研讨翻译:ADI仪表放大器设计指南 第3章 -4-
jz0095>> 研讨翻译:ADI仪表放大器设计指南 第3章 -5-
jz0095>> 研讨翻译:ADI仪表放大器设计指南 第3章 -6-
答 12: 具体如下:>>>>2/6
THE IMPORTANCE OF AN INPUT GROUND RETURN 输入返回地线的重要性
[306] One of the most common applications problems when using in-amp circuits is failure to provide a dc return path for the in-amp’s input bias currents. This usually happens when the in-amp’s inputs are capacitively-coupled. Figure 49a shows just such an arrangement. Here the input bias currents quickly “charge up” capacitors C1 and C2 until the in-amp’s output “rails” either to the supply or ground. | 在应用仪表放大器中最常见的问题就是没有给放大器的输入偏置电流提供一个直流返回通路.这通常发生在放大器的输入为电容耦合的情况下.图49a示出的就是这种情况.这样,输入偏置电流就迅速地对电容C1和C2充电,直到放大器的输出达到电源或者地电位. |
Figure 49a. An AC-Coupled In-Amp Circuit Without An Input Ground Return 图注:THIS CIRCUIT WILL NOT WORK! Figure 49b. A High Value Resistor Between Each Input and Ground Provides an Effective DC Return Path | 图49a 无输入地线回路的交流耦合仪表放大器 图注:THIS CIRCUIT WILL NOT WORK! 图注:这个电路将不能工作!! 图49b 在每个输入端与地之间加的大电阻为放大器提供了有效的直流回路 |
图49a 无输入地线回路的交流耦合仪表放大器 图49b 在每个输入端与地之间加的大电阻为放大器提供了有效的直流回路
[307] The solution is to add a high value resistance (R1,R2) between each input and ground, as shown in Figure 49b. Practical values for R1 and R2 are tyPICally 1 M or less. The choice of resistor value is a trade-off: the larger the resistor, the greater the offset voltage error due to input offset currents. With lower resistance values, larger input capacitors must be used for C1 and C2 to provide the same 3 dB corner frequency (1/2πR1C1) where R1=R2 and C1=C2. The input bias currents CAN now flow freely to ground and do not build up a large input offset as before. In the vacuum tube circuits of years past, a similar effect occurred, requiring a “grid leak” resistance between the grid (input) and ground to drain off the accumulated charge (the electrons on the grid). Figure 50 shows the recommended dc return for a transformer-coupled input. | 解决办法是在每输入端和地线之间加一个大电阻(R1,R2),见图49b。R1和R2的阻值常在1兆或略低.对电阻的取值需要作折衷:阻值越大,由输入失调电流产生的失调电压就越大;阻值较小,用于3dB拐点频率(1/2πR1C1)的C1和C2电容就要较大,公式中R1=R2,C1=C2.此时,输入偏置电流可以顺畅地流入地线而不象以前一样会产生大的输入失调电压.在以前的真空管电路里也发生过类似的情况,因此在栅极(输入)和地之间需要加一个“栅极泄漏”电阻以释放积累的电荷(栅极上的电子) 图50示出了输入端变压器耦合的直流回路. |
Figure 50. Recommended DC Return Path For A Transformer Coupled Input 图注:TO POWER SUPPLY GROUND | 图50. 一个输入端变压器耦合的直流回路例子 图注:去电源地 |
答 13: 请参阅相关BLOG文章: 答 14: 答 15: 答 16: 有了这些加上你的知识,你应该能够比较全面地理解了 答 17: 感谢各位大侠明白了,又学到了东东,谢了 答 18: 呵呵,就是牛
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
与电子爱好者谈读图四被打赏50分 | |
与电子爱好者谈读图二被打赏50分 | |
【FRDM-MCXN947评测】Core1适配运行FreeRtos被打赏50分 | |
【FRDM-MCXN947评测】双核调试被打赏50分 | |
【CPKCORRA8D1B评测】---移植CoreMark被打赏50分 | |
【CPKCORRA8D1B评测】---打开硬件定时器被打赏50分 | |
【FRDM-MCXA156评测】4、CAN loopback模式测试被打赏50分 | |
【CPKcorRA8D1评测】--搭建初始环境被打赏50分 | |
【FRDM-MCXA156评测】3、使用FlexIO模拟UART被打赏50分 | |
【FRDM-MCXA156评测】2、rt-thread MCXA156 BSP制作被打赏50分 |