共2条
1/1 1 跳转至页
ice 高手解释一下片上ice断点调试支持

问
我看44b0资料看到这个是它的一个卖点,但是我之前是学习单片机的,用jtag调试,也没有感觉到有什么问题,现在这个片上ice断点调试支持到底比一般而言的调试有什么有点啊?
如何实现,能不能举比较贴切的例子??谢谢 答 1: 运行到断点处会自动停止在那里~~~~~~ARM7TDMI最多可设两个断点 答 2: 这个是不是应该称之为“硬”断点这个是不是应该称之为“硬”断点
在芯片内部的断点相当于,而我之前单片机jtag调试的应该属于“软”断点支持无限断点设置
前者跑起来要快很多
这样理解可以吗?00 答 3: 这个肯定是硬断点。单片机如果是JTAG的话,应该也是硬断点吧。有些仿真器是用软件断点来仿真的。 答 4: 谢谢了谢谢了
这么晚没有休息, 答 5: ARM7TDMI最多可设两个硬件断点硬件断点与软件断点的实质区别是:遇到硬件断点时CPU就停止了,几乎所有片上的逻辑也停止了,这样你可以审查所有的硬软状态,硬件断点可以保证所有的现场不被破坏;软件断点一般是通过插入一个软中断使程序在指定的地方转向到执行一段预设的代码与仿真软件进行交互操作,CPU并没有停止运行,所有的硬件设备也还在继续运行。所以用硬件断点调试程序有更多的优越性。
ARM7TDMI最多可设两个硬件断点,但可以使用类似于软件断点的处理方法实现无数断点的设置,但又保留硬件断点的特征。这是ARM仿真器中一项特别的技术,不做仿真器的朋友不必了解也不易了解,我也不宜在此公开。
如何实现,能不能举比较贴切的例子??谢谢 答 1: 运行到断点处会自动停止在那里~~~~~~ARM7TDMI最多可设两个断点 答 2: 这个是不是应该称之为“硬”断点这个是不是应该称之为“硬”断点
在芯片内部的断点相当于,而我之前单片机jtag调试的应该属于“软”断点支持无限断点设置
前者跑起来要快很多
这样理解可以吗?00 答 3: 这个肯定是硬断点。单片机如果是JTAG的话,应该也是硬断点吧。有些仿真器是用软件断点来仿真的。 答 4: 谢谢了谢谢了
这么晚没有休息, 答 5: ARM7TDMI最多可设两个硬件断点硬件断点与软件断点的实质区别是:遇到硬件断点时CPU就停止了,几乎所有片上的逻辑也停止了,这样你可以审查所有的硬软状态,硬件断点可以保证所有的现场不被破坏;软件断点一般是通过插入一个软中断使程序在指定的地方转向到执行一段预设的代码与仿真软件进行交互操作,CPU并没有停止运行,所有的硬件设备也还在继续运行。所以用硬件断点调试程序有更多的优越性。
ARM7TDMI最多可设两个硬件断点,但可以使用类似于软件断点的处理方法实现无数断点的设置,但又保留硬件断点的特征。这是ARM仿真器中一项特别的技术,不做仿真器的朋友不必了解也不易了解,我也不宜在此公开。
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
硬核工程师专属补给计划——填盲盒 | |
“我踩过的那些坑”主题活动——第002期 | |
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! |