共2条
1/1 1 跳转至页
cpld cpld开发板,刚下载后是正常的,断电再上电,输出的波形就不正常
问
周立功的CPLD的开发板,基于epm7128slc84-10
下载好后,不给开发板断电,用示波器测量用到的io口,波形是正常的
但是给开发板断电,再重新上电,这时候就不确定的,有时候正常,有时候不正常。
不正常的表现为:一个波形测不到,另一个波形是错误的,当然也有正确的波形
怀疑是下载电路出了点问题
谁知道怎么检查下载电路是否有问题啊,直接测量tdo等四个io口的电压可以吗? 答 1: 一般下载的软件都有个校验位,把那个校验位勾上,如果下载不正确,他会有所提示的. 答 2: 错误大概是这样的:比如说两个模块同时对同一个clk计数
第一个模块在第一个clk的脉冲开始计数
按道理来说,第二个模块也基本上同时对clk计数
可事实上不是的,第二个模块开始计数的时候,clk已近过了几个周期了
这样,两个模块的输出就没什么关联性了,而且结果是随机的
只要断电再上电,结果就跟上次不一样了
我改了一下程序,现在基本上可以了。但是以前的程序也是正确的阿,都用过很长时间了,可能开发板出了点问题,只好修改程序来弥补了
下载好后,不给开发板断电,用示波器测量用到的io口,波形是正常的
但是给开发板断电,再重新上电,这时候就不确定的,有时候正常,有时候不正常。
不正常的表现为:一个波形测不到,另一个波形是错误的,当然也有正确的波形
怀疑是下载电路出了点问题
谁知道怎么检查下载电路是否有问题啊,直接测量tdo等四个io口的电压可以吗? 答 1: 一般下载的软件都有个校验位,把那个校验位勾上,如果下载不正确,他会有所提示的. 答 2: 错误大概是这样的:比如说两个模块同时对同一个clk计数
第一个模块在第一个clk的脉冲开始计数
按道理来说,第二个模块也基本上同时对clk计数
可事实上不是的,第二个模块开始计数的时候,clk已近过了几个周期了
这样,两个模块的输出就没什么关联性了,而且结果是随机的
只要断电再上电,结果就跟上次不一样了
我改了一下程序,现在基本上可以了。但是以前的程序也是正确的阿,都用过很长时间了,可能开发板出了点问题,只好修改程序来弥补了
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
vscode+cmake搭建雅特力AT32L021开发环境被打赏30分 | |
【换取逻辑分析仪】自制底板并驱动ArduinoNanoRP2040ConnectLCD扩展板被打赏47分 | |
【分享评测,赢取加热台】RISC-V GCC 内嵌汇编使用被打赏38分 | |
【换取逻辑分析仪】-基于ADI单片机MAX78000的简易MP3音乐播放器被打赏48分 | |
我想要一部加热台+树莓派PICO驱动AHT10被打赏38分 | |
【换取逻辑分析仪】-硬件SPI驱动OLED屏幕被打赏36分 | |
换逻辑分析仪+上下拉与多路选择器被打赏29分 | |
Let'sdo第3期任务合集被打赏50分 | |
换逻辑分析仪+Verilog三态门被打赏27分 | |
换逻辑分析仪+Verilog多输出门被打赏24分 |