共2条
1/1 1 跳转至页
问
我某些芯片的电源是可控制的,也就是说在工作的时候上电,不工作的时候不上电,来实现低功耗。那我不知道当芯片没有电源时如果有信号的话,是否芯片会有损伤。比如SRAM,当不对其进行供电的时候,因为数据线和地址线一直连着,当MCU访问其他挂在总线上的芯片时,SRAM上没电但是有信号,这样会不会损坏SRAM。请高手帮忙。
答 1:
一般不允许芯片没有电源但施加信号如果信号源内阻比较低,有可能损坏芯片。
答 2: 象我举的列子应该怎么解决?我上面举的SRAM的列子应该怎么解决啊?当SRAM掉电后,数据线等还有信号,那应该怎样进行总线隔离呢?使掉电后SRAM不收影响?加缓冲行吗? 答 3: 请教高手 答 4: ...就用个总线三态缓冲器看看。电源处理一下来控制总线。 答 5: 你举的列子好像一般情况下不会出现要掉电大家一起掉,怎么单单掉SRAM的电? 答 6: 是举个例子啊 用三态控制的化让/OE不有效,输出端是高阻态,但高阻态输出它也是有电压的,这个电压是介与低电平和高电平之间的。大家来发表一下意见 答 7: 高阻太到底是个什么状态?对芯片控制的信号是高阻态,当这个芯片电源断开的时候,这个高阻态的输出对这个芯片到底有没有影响?
答 2: 象我举的列子应该怎么解决?我上面举的SRAM的列子应该怎么解决啊?当SRAM掉电后,数据线等还有信号,那应该怎样进行总线隔离呢?使掉电后SRAM不收影响?加缓冲行吗? 答 3: 请教高手 答 4: ...就用个总线三态缓冲器看看。电源处理一下来控制总线。 答 5: 你举的列子好像一般情况下不会出现要掉电大家一起掉,怎么单单掉SRAM的电? 答 6: 是举个例子啊 用三态控制的化让/OE不有效,输出端是高阻态,但高阻态输出它也是有电压的,这个电压是介与低电平和高电平之间的。大家来发表一下意见 答 7: 高阻太到底是个什么状态?对芯片控制的信号是高阻态,当这个芯片电源断开的时候,这个高阻态的输出对这个芯片到底有没有影响?
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
与电子爱好者谈读图四被打赏50分 | |
与电子爱好者谈读图二被打赏50分 | |
【FRDM-MCXN947评测】Core1适配运行FreeRtos被打赏50分 | |
【FRDM-MCXN947评测】双核调试被打赏50分 | |
【CPKCORRA8D1B评测】---移植CoreMark被打赏50分 | |
【CPKCORRA8D1B评测】---打开硬件定时器被打赏50分 | |
【FRDM-MCXA156评测】4、CAN loopback模式测试被打赏50分 | |
【CPKcorRA8D1评测】--搭建初始环境被打赏50分 | |
【FRDM-MCXA156评测】3、使用FlexIO模拟UART被打赏50分 | |
【FRDM-MCXA156评测】2、rt-thread MCXA156 BSP制作被打赏50分 |