共2条
1/1 1 跳转至页

问
我某些芯片的电源是可控制的,也就是说在工作的时候上电,不工作的时候不上电,来实现低功耗。那我不知道当芯片没有电源时如果有信号的话,是否芯片会有损伤。比如SRAM,当不对其进行供电的时候,因为数据线和地址线一直连着,当MCU访问其他挂在总线上的芯片时,SRAM上没电但是有信号,这样会不会损坏SRAM。请高手帮忙。
答 1:
一般不允许芯片没有电源但施加信号如果信号源内阻比较低,有可能损坏芯片。
答 2: 象我举的列子应该怎么解决?我上面举的SRAM的列子应该怎么解决啊?当SRAM掉电后,数据线等还有信号,那应该怎样进行总线隔离呢?使掉电后SRAM不收影响?加缓冲行吗? 答 3: 请教高手 答 4: ...就用个总线三态缓冲器看看。电源处理一下来控制总线。 答 5: 你举的列子好像一般情况下不会出现要掉电大家一起掉,怎么单单掉SRAM的电? 答 6: 是举个例子啊 用三态控制的化让/OE不有效,输出端是高阻态,但高阻态输出它也是有电压的,这个电压是介与低电平和高电平之间的。大家来发表一下意见 答 7: 高阻太到底是个什么状态?对芯片控制的信号是高阻态,当这个芯片电源断开的时候,这个高阻态的输出对这个芯片到底有没有影响?
答 2: 象我举的列子应该怎么解决?我上面举的SRAM的列子应该怎么解决啊?当SRAM掉电后,数据线等还有信号,那应该怎样进行总线隔离呢?使掉电后SRAM不收影响?加缓冲行吗? 答 3: 请教高手 答 4: ...就用个总线三态缓冲器看看。电源处理一下来控制总线。 答 5: 你举的列子好像一般情况下不会出现要掉电大家一起掉,怎么单单掉SRAM的电? 答 6: 是举个例子啊 用三态控制的化让/OE不有效,输出端是高阻态,但高阻态输出它也是有电压的,这个电压是介与低电平和高电平之间的。大家来发表一下意见 答 7: 高阻太到底是个什么状态?对芯片控制的信号是高阻态,当这个芯片电源断开的时候,这个高阻态的输出对这个芯片到底有没有影响?
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
“我踩过的那些坑”主题活动——第001期 | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
电流检测模块MAX4080S被打赏10分 | |
【我踩过的那些坑】calloc和malloc错误使用导致跑飞问题排查被打赏50分 | |
多组DCTODC电源方案被打赏50分 | |
【我踩过的那些坑】STM32cubeMX软件的使用过程中的“坑”被打赏50分 | |
新手必看!C语言精华知识:表驱动法被打赏50分 | |
【我踩过的那些坑】杜绑线问题被打赏50分 | |
【我踩过的那些坑】STM32的硬件通讯调试过程的“坑”被打赏50分 | |
【我踩过的那些坑】晶振使用的问题被打赏100分 | |
【我踩过的那些坑】电感选型错误导致的处理器连接不上被打赏50分 | |
【我踩过的那些坑】工作那些年踩过的记忆深刻的坑被打赏10分 |