共2条
1/1 1 跳转至页
430,TA,TB 430的TA、TB选外部计数模式怎么没电平控制?
问
请教版主、各位大虾:
在51里面T0、T1选计数模式时有电平控制INT0、INT1;
T0、T1口有下降沿且INT0、INT1为高电平时才计数
430怎么没有电平控制????
本来想用430TA、TB分别做个N位计数器当计到CCR0时再清零计数,可惜要电平控制。
如果MCLK为8M的话,外部计数频率是不是低于4M就不会丢数? 答 1: 通过比较器再进TIMER 答 2: 通过比较器能否具体点.
我的意思是TA、TB外部计数脉冲输入口,它的计数受另一路信号的电平控制,只有这路信号为高电平时TA、TB才计数。
若TA、TB口有边沿变化若控制信号为低电平也不计数。
51里面T0、T1的边沿计数受可以受INT0、INT1的电平控制。 答 3: 如是上面所说,另一路电平用P1,P2口的任一引脚产生一个中断即可,在中断中控制打开或关闭捕捉. 答 4: 你的意思是通过中断来控制计数器(打开或关闭),达到电平控制的作用。
可是通过中断控制有时间延时(中断响应和指令延时),就怕等到控制完成时TA、TB口的边沿已经过去了,造成漏计数。
控制信号和计数信号是同时产生的,只不过有相位延时,最快频率接近1M。
看来通过430还是不理想,51频率太低。
430允许的外部计数频率不知允许多大?8M主时钟情况下,能允许最大外部计数频率4M否 答 5: 4M大高了 答 6: 只能考虑外挂一片CPLD专门计数,用单片机频率太低
在51里面T0、T1选计数模式时有电平控制INT0、INT1;
T0、T1口有下降沿且INT0、INT1为高电平时才计数
430怎么没有电平控制????
本来想用430TA、TB分别做个N位计数器当计到CCR0时再清零计数,可惜要电平控制。
如果MCLK为8M的话,外部计数频率是不是低于4M就不会丢数? 答 1: 通过比较器再进TIMER 答 2: 通过比较器能否具体点.
我的意思是TA、TB外部计数脉冲输入口,它的计数受另一路信号的电平控制,只有这路信号为高电平时TA、TB才计数。
若TA、TB口有边沿变化若控制信号为低电平也不计数。
51里面T0、T1的边沿计数受可以受INT0、INT1的电平控制。 答 3: 如是上面所说,另一路电平用P1,P2口的任一引脚产生一个中断即可,在中断中控制打开或关闭捕捉. 答 4: 你的意思是通过中断来控制计数器(打开或关闭),达到电平控制的作用。
可是通过中断控制有时间延时(中断响应和指令延时),就怕等到控制完成时TA、TB口的边沿已经过去了,造成漏计数。
控制信号和计数信号是同时产生的,只不过有相位延时,最快频率接近1M。
看来通过430还是不理想,51频率太低。
430允许的外部计数频率不知允许多大?8M主时钟情况下,能允许最大外部计数频率4M否 答 5: 4M大高了 答 6: 只能考虑外挂一片CPLD专门计数,用单片机频率太低
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
vscode+cmake搭建雅特力AT32L021开发环境被打赏30分 | |
【换取逻辑分析仪】自制底板并驱动ArduinoNanoRP2040ConnectLCD扩展板被打赏47分 | |
【分享评测,赢取加热台】RISC-V GCC 内嵌汇编使用被打赏38分 | |
【换取逻辑分析仪】-基于ADI单片机MAX78000的简易MP3音乐播放器被打赏48分 | |
我想要一部加热台+树莓派PICO驱动AHT10被打赏38分 | |
【换取逻辑分析仪】-硬件SPI驱动OLED屏幕被打赏36分 | |
换逻辑分析仪+上下拉与多路选择器被打赏29分 | |
Let'sdo第3期任务合集被打赏50分 | |
换逻辑分析仪+Verilog三态门被打赏27分 | |
换逻辑分析仪+Verilog多输出门被打赏24分 |