共2条
1/1 1 跳转至页
DSP 请教 DSP 电平连接的问题
问
我看见合众达和闻亭的2812板子上都有这样的电路:
比如说DSP的某个引脚需要接到高电平上,那么就通过一个10K()或者4.7K的电阻接到VDD上。为什么不是直接接到VDD呢?如果那样会有什么样的后果呢?
答 1: 这样更灵活 答 2: 一头雾水a12345678,请您稍微在详细说说好吗? 答 3: 直接接上去,你就不怕把芯片的IO口弄坏吗? 答 4: ?但是,如果是直接接在+3.3v上的话,这样的电平是其电器特性所允许的啊,这样也会烧掉吗?
而且,通过电阻连接的话,电阻还会有一点压降的吧?(应该会有吧?)那么I/O口得到实际电平不久降低了吗?
以上是我的疑惑,请各位大哥指教。谢谢。 答 5: 大胆去掉,只要此IO不在程序中配置为输出且出L 答 6: 典型电路,限流 答 7: 主要是限流, 答 8: 也防止上电时候锁定
比如说DSP的某个引脚需要接到高电平上,那么就通过一个10K()或者4.7K的电阻接到VDD上。为什么不是直接接到VDD呢?如果那样会有什么样的后果呢?
答 1: 这样更灵活 答 2: 一头雾水a12345678,请您稍微在详细说说好吗? 答 3: 直接接上去,你就不怕把芯片的IO口弄坏吗? 答 4: ?但是,如果是直接接在+3.3v上的话,这样的电平是其电器特性所允许的啊,这样也会烧掉吗?
而且,通过电阻连接的话,电阻还会有一点压降的吧?(应该会有吧?)那么I/O口得到实际电平不久降低了吗?
以上是我的疑惑,请各位大哥指教。谢谢。 答 5: 大胆去掉,只要此IO不在程序中配置为输出且出L 答 6: 典型电路,限流 答 7: 主要是限流, 答 8: 也防止上电时候锁定
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
vscode+cmake搭建雅特力AT32L021开发环境被打赏30分 | |
【换取逻辑分析仪】自制底板并驱动ArduinoNanoRP2040ConnectLCD扩展板被打赏47分 | |
【分享评测,赢取加热台】RISC-V GCC 内嵌汇编使用被打赏38分 | |
【换取逻辑分析仪】-基于ADI单片机MAX78000的简易MP3音乐播放器被打赏48分 | |
我想要一部加热台+树莓派PICO驱动AHT10被打赏38分 | |
【换取逻辑分析仪】-硬件SPI驱动OLED屏幕被打赏36分 | |
换逻辑分析仪+上下拉与多路选择器被打赏29分 | |
Let'sdo第3期任务合集被打赏50分 | |
换逻辑分析仪+Verilog三态门被打赏27分 | |
换逻辑分析仪+Verilog多输出门被打赏24分 |