共2条
1/1 1 跳转至页
DSP 请教 DSP 电平连接的问题
问
我看见合众达和闻亭的2812板子上都有这样的电路:
比如说DSP的某个引脚需要接到高电平上,那么就通过一个10K()或者4.7K的电阻接到VDD上。为什么不是直接接到VDD呢?如果那样会有什么样的后果呢?
答 1: 这样更灵活 答 2: 一头雾水a12345678,请您稍微在详细说说好吗? 答 3: 直接接上去,你就不怕把芯片的IO口弄坏吗? 答 4: ?但是,如果是直接接在+3.3v上的话,这样的电平是其电器特性所允许的啊,这样也会烧掉吗?
而且,通过电阻连接的话,电阻还会有一点压降的吧?(应该会有吧?)那么I/O口得到实际电平不久降低了吗?
以上是我的疑惑,请各位大哥指教。谢谢。 答 5: 大胆去掉,只要此IO不在程序中配置为输出且出L 答 6: 典型电路,限流 答 7: 主要是限流, 答 8: 也防止上电时候锁定
比如说DSP的某个引脚需要接到高电平上,那么就通过一个10K()或者4.7K的电阻接到VDD上。为什么不是直接接到VDD呢?如果那样会有什么样的后果呢?
答 1: 这样更灵活 答 2: 一头雾水a12345678,请您稍微在详细说说好吗? 答 3: 直接接上去,你就不怕把芯片的IO口弄坏吗? 答 4: ?但是,如果是直接接在+3.3v上的话,这样的电平是其电器特性所允许的啊,这样也会烧掉吗?
而且,通过电阻连接的话,电阻还会有一点压降的吧?(应该会有吧?)那么I/O口得到实际电平不久降低了吗?
以上是我的疑惑,请各位大哥指教。谢谢。 答 5: 大胆去掉,只要此IO不在程序中配置为输出且出L 答 6: 典型电路,限流 答 7: 主要是限流, 答 8: 也防止上电时候锁定
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
与电子爱好者谈读图二被打赏50分 | |
【FRDM-MCXN947评测】Core1适配运行FreeRtos被打赏50分 | |
【FRDM-MCXN947评测】双核调试被打赏50分 | |
【CPKCORRA8D1B评测】---移植CoreMark被打赏50分 | |
【CPKCORRA8D1B评测】---打开硬件定时器被打赏50分 | |
【FRDM-MCXA156评测】4、CAN loopback模式测试被打赏50分 | |
【CPKcorRA8D1评测】--搭建初始环境被打赏50分 | |
【FRDM-MCXA156评测】3、使用FlexIO模拟UART被打赏50分 | |
【FRDM-MCXA156评测】2、rt-thread MCXA156 BSP制作被打赏50分 | |
【FRDM-MCXN947评测】核间通信MUTEX被打赏50分 |