这些小活动你都参加了吗?快来围观一下吧!>>
电子产品世界 » 论坛首页 » 企业专区 » ADI » 【技术文章】功能性SPI隔离低功耗

共1条 1/1 1 跳转至

【技术文章】功能性SPI隔离低功耗

高工
2012-04-04 14:13:28     打赏
假设地电压恒定有助于我们分析电路,但这不一定准确 1
。寄
生电感和高频大电流的结合会在电路地上产生电压噪声。例如,
高频大电流流经接地基准时,可能导致数字电路中成千上万的
晶体管同时切换。对于使用数字器件地的敏感模拟器件,如模
数转换器 (ADC) 等,这非常不利。
为模拟器件提供干净的接地参考非常重要。采用多点接地系统
并对模拟电路的电源连接进行滤波,是很有用的技术。数字隔
离允许器件具有不同的接地参考,但仍然保持一个通信链路。
为了将地噪声与敏感器件隔离,如果不要求安全隔离,则无需
使用高隔离额定值的器件。耐受电压为 1 kV  rms 的数字隔离器,
例如 ADuM744x系列,足以支持地噪声隔离应用。
图 1 显示 ADuM7441 隔离一个微控制器与一个 ADC 之间的 SPI
总线,使得它们能够以独立的接地基准工作。表 1 列出了
ADuM7441A 和 ADuM7441C 使用 5 V 和 3.3 V 电源,并且在给定的
最大传播延迟下支持的最大 SPI 时钟频率 2
。有关时钟隔离 SPI
总线的信息,请参阅参考文献 2。 

功能性SPI隔离低功耗.pdf



关键词: 技术文章     功能性     隔离     功耗    

共1条 1/1 1 跳转至

回复

匿名不能发帖!请先 [ 登陆 注册 ]