作者:Rob Reeder
由于转换器技术的改进,准确高速解析极高中频(IFs)信号的要
求也随之提高。这带来了两大难题:一个是转换器设计本身,
另一个是将信号耦合到转换器的前端设计。即使转换器本身设
计出色,前端设计也必须能够确保信号质量。
高频高速转换器设计在众多应用都有涉及,无线基础设施和仪
器仪表更是推动了转换器的跨领域发展。这些应用需要 12 至
16 位分辨率的 100Msample / s+高速转换器。(“宽频带”表示
大于 100MHz 的信号带宽,频率范围为 1GHz 以上)。
前端设计背景知识
“前端”指网络或耦合电路(图 1),它把信号链(通常是放
大器、增益模块或调谐器)的最后一级与转换器的模拟输入相
连。假设前面的信号链电路都有适当的带宽,支持频率解析。
改善无源宽带ADC前端网络的设计.pdf
打赏帖 | |
---|---|
嵌入式LinuxC语言程序调试和宏使用技巧被打赏50分 | |
让代码中包含最新的编译时间信息被打赏50分 | |
rtthread硬件加密--2crc加密分析被打赏10分 | |
【分享开发笔记,赚取电动螺丝刀】mcxa156使用低功耗定时器适配硬件RTC框架被打赏26分 | |
【STM32F769】AI之与本地deepseek对接被打赏50分 | |
Buck电路工作在CCM模式下电感电流的计算公式是什么?被打赏5分 | |
buck电路工作原理被打赏5分 | |
基于MSPM0L1306的MODBUS-RTU协议通讯实验被打赏100分 | |
我想要一部加热台+多合一调试工具被打赏18分 | |
每周了解几个硬件知识+485硬件知识分享被打赏10分 |