这些小活动你都参加了吗?快来围观一下吧!>>
电子产品世界 » 论坛首页 » 企业专区 » ADI » 高速逻辑的处理

共1条 1/1 1 跳转至

高速逻辑的处理

高工
2012-05-22 14:41:17     打赏
何时需要传输线路技术?
人们撰写了大量文章来阐述如何端接PCB走线特性阻抗以避免信号反射。教程MT-094提出
了微带线和带状线传输线路的基本设计公式。但是,何时需用传输线技术尚未述清。
下面总结了一条成熟的适用性指导方针。
当PCB走线单向传输时延等于或大于施加信号上升/下降时间(以最快边沿为准)的一半时需
端接传输线特性阻抗。
例如,在Er
 = 4.0介电质上2英寸微带线的延时约270 ps。严格贯彻上述规则,只要信号上升
时间< ~500 ps,终端就应当进行阻抗匹配。
更保守的规则是使用2英寸(PCB走线长度)/纳秒(上升/下降时间)规则。如果信号走线超过
此走线长度/速度准则,则应端接匹配阻抗。
例如,如果高速逻辑上升/下降时间为5ns,PCB走线等于或大于10英寸(其中测量长度包括


MT-097:高速逻辑的处理.pdf



关键词: 高速     逻辑     处理    

共1条 1/1 1 跳转至

回复

匿名不能发帖!请先 [ 登陆 注册 ]