这些小活动你都参加了吗?快来围观一下吧!>>
电子产品世界 » 论坛首页 » DIY与开源设计 » 电子DIY » zwsheng的进程贴--出租车制动收费器

共61条 1/7 1 2 3 4 5 6 ›| 跳转至

zwsheng的进程贴--出租车制动收费器

工程师
2012-10-07 22:48:12     打赏

   

共享的sof文件中晶振接Y2,如果接Y1的网友有需要,我可以修改重新编译后分享给您。
                                
zwsheng的进程贴: 
 综合实验:1交通灯:http://forum.eepw.com.cn/thread/221451/3/#25
                  2数字时钟:http://forum.eepw.com.cn/thread/221451/4/#34
                                  
                                   3抢答器:http://forum.eepw.com.cn/thread/221451/5/#42
               4、拔河游戏机:
                
http://forum.eepw.com.cn/thread/221451/6/#52
               5、出租车制动收费器:
                   http://forum.eepw.com.cn/thread/221451/6/#58
     

                  时间                                              进程名                                                                                                                                             位置链接                                                                                       
         2012-09-21               zwsheng开发板申请      http://forum.eepw.com.cn/thread/221176/1
        2012-09-25              申请通过     http://forum.eepw.com.cn/forum/main
        2012-09-26                zwsheng进程贴之已下单  http://forum.eepw.com.cn/thread/221228/1
        2012-09-26   ·             焊接视频  http://forum.eepw.com.cn/thread/221668/1
       2012-10-07                 晒晒板子 http://forum.eepw.com.cn/thread/221451/1/#1
       2012-10-12            板子已基本焊完  http://forum.eepw.com.cn/thread/221451/1/#4
      2012-10-15          板子调试成功   http://forum.eepw.com.cn/thread/221451/1/#5
     2012-10-16         QuartusII警告 总结  http://forum.eepw.com.cn/thread/221451/1/#6
    2012-10-25           花样LED  http://forum.eepw.com.cn/thread/221451/2/#11
   2012-10-26         按键读取信号  http://forum.eepw.com.cn/thread/221451/2/#14
   2012-10-28          按键消抖   http://forum.eepw.com.cn/thread/221451/2/#17
 2012-10-29      拨键点亮LED   http://forum.eepw.com.cn/thread/221451/2/#19
 2012-11-03     第一次做单片机犯的错误   http://forum.eepw.com.cn/thread/221451/2/#20
 2012-11-04   数码管静态显示   http://forum.eepw.com.cn/thread/221451/3/#23
 2012-11-06   制作交通灯遇到的一些小问题   http://forum.eepw.com.cn/thread/221451/3/#24
 2012-11-07  交通灯   http://forum.eepw.com.cn/thread/221451/3/#25
 2012-11_09  蜂鸣器  http://forum.eepw.com.cn/thread/221451/4/#33
 2012-11-15  电子琴  http://forum.eepw.com.cn/thread/221451/5/#45
 2012-12-8  LCD1602滚动  http://forum.eepw.com.cn/thread/221451/6/#51
 2012-12-10  拔河游戏机  http://forum.eepw.com.cn/thread/221451/6/#52
 2012-12-15  LCD12864显示   http://forum.eepw.com.cn/thread/221451/6/#57
     
     
     
     
     
     
     
     


货已收到,拿出来亮亮!!
  外围电路板:


核心电路板:

核心芯片:

 
下载器:


集体亮相:




关键词: zwsheng     进程     出租车     制动     收费     foru    

院士
2012-10-09 21:58:37     打赏
2楼
只有晒图啊?看样子你的任务不轻啊

工程师
2012-10-09 22:13:49     打赏
3楼
国庆回来才看到货的!以后要加紧时间了,哈哈!!

工程师
2012-10-12 22:56:09     打赏
4楼

   进过几个晚上的奋战板子终于基本焊接完成。由于货物少了一下元器件所以没有完全焊接完:贴片电解电容4个、一个105贴片电容。两个个滑动变阻器也没焊(原因是封装出错了)。原本打算调试板子没有有焊接好,但是没有5V电源线!所以就....到现在为止还不知道板子有没有用,哎!
  不管怎么样还是先献上基本焊好的板子。由于没有酒精所以就没洗下了!(以后有机会在洗)。

全版亮相:

核心板地面:由于有几个元器件没发所以暂时没焊。


核心
板正面:


核心芯片的引脚焊接点:


工程师
2012-10-15 13:43:26     打赏
5楼
  直到上周天我的板子才调试成功,从焊接到调试成功刚好一个星期,在这期间我要感谢那些帮助过我的人!同时留下我焊接到调试成功经验的链接: 焊接视频   QQ群关于“FPGA小问题酿大错”的总结    


             静态数码管调试




         LED调试成功


工程师
2012-10-16 16:36:39     打赏
6楼

通过这几周在论坛和QQ讨论群发现很多网友对 QuartusII警告 不知道怎么处理,所以我将我下载的资料分享给大家,以前分享过,可能看到的人比较少,所以在此再此发布下!

  在QuartusII下进行编译和仿真的时候,会出现一堆warning,有的可以忽略,有的却需要注意,虽然按F1可以了解关于该警告的帮助,但有时候帮助解释的仍然不清楚。

1、 Found clock-sensitive change during active clock edge at time <time> on register "<name>"
原因:vector source file中时钟敏感信号(如:数据,允许端,清零,同步加载等)在时钟的边缘同时变化。而时钟敏感信号是不能在时钟边沿变化的。其后果为导致结果不正确。

2、 Verilog HDL assignment warning at <location>: truncated value with size <number> to match size of target (<number>)
原因:在HDL设计中对目标的位数进行了设定,如:reg[4:0] a;而默认为32位,将位数裁定到合适的大小
措施:如果结果正确,无须加以修正,如果不想看到这个警告,可以改变设定的位数

3、 All reachable assignments to data_out(10) assign '0', register removed by optimization
原因:经过综合器优化后,输出端口已经不起作用了

4、 Following 9 pins have nothing, GND, or VCC driving datain port -- changes to this connectivity may change fitting results
原因:第9脚,空或接地或接上了电源
措施:有时候定义了输出端口,但输出端直接赋‘0’,便会被接地,赋‘1’接电源。如果你的设计中这些端口就是这样用的,那便可以不理会这些warning

5、 Found pins functioning as undefined clocks and/or memory enables
原因:是你作为时钟的PIN没有约束信息。可以对相应的PIN做一下设定就行了。主要是指你的某些管脚在电路当中起到了时钟管脚的作用,比如flip-flop的clk管脚,而此管脚没有时钟约束,因此QuartusII把“clk”作为未定义的时钟。
措施:如果clk不是时钟,可以加“not clock”的约束;如果是,可以在clock setting当中加入;在某些对时钟要求不很高的情况下, 可以忽略此警告 Assignments>Timing analysis settings...>Individual clocks...>... new Clock setting-->注意在Applies to node中只用选择时钟引脚一项即可,required fmax一般比所要求频率高5%即可,无须太紧或太松

6、 Timing characteristics of device EPM570T144C5 are preliminary
原因:因为MAXII 是比較新的元件在 QuartusII 中的時序並不是正式版的,要等 Service Pack
措施:只影响 Quartus 的 Waveform

7、 Warning: Clock latency analysis for PLL offsets is supported for the current device family, but is not enabled
措施:将setting中的timing Requirements&Option-->More Timing Setting--> setting-->Enable Clock Latency中的on改成OFF

8、 Found clock high time violation at 14.8 ns on register "|counter|lpm_counter:count1_rtl_0|dffs[11]"
原因:违反了steup/hold时间,应该是后仿真,看看波形设置是否和时钟沿符合steup/hold时间
措施:在中间加个寄存器可能可以解决问题

9、 warning: circuit may not operate. detected 46 non-operational paths clocked by clock clk44 with clock skew larger than data delay
原因:时钟抖动大于数据延时,当时钟很快,而if等类的层次过多就会出现这种问题,但这个问题多是在器件的最高频率中才会出现
措施:setting-->timing Requirements&Options-->Default required fmax 改小一些,如改到50MHZ

10、 Design contains <number> input pin(s) that do not drive logic
原因:输入引脚没有驱动逻辑(驱动其他引脚),所有的输入引脚需要有输入逻辑
措施:如果这种情况是故意的,无须理会,如果非故意,输入逻辑驱动.

11、 Warning:Found clock high time violation at 8.9ns on node 'TEST3.CLK'
原因:FF中输入的PLS的保持时间过短
措施:在FF中设置较高的时钟频率

12、 Warning: Found 10 node(s) in clock paths which may be acting as ripple and/or gated clocks -- node(s) analyzed as buffer(s) resulting in clock skew
原因:如果你用的 CPLD 只有一组全局时钟时,用全局时钟分频产生的另一个时钟在布线中当作信号处理,不能保证低的时钟歪斜(SKEW)。会造成在这个时钟上工作的时序电路不可靠,甚至每次布线产生的问题都不一样。
措施:如果用有两组以上全局时钟的 FPGA 芯片,可以把第二个全局时钟作为另一个时钟用,可以解决这个问题

13、 Critical Warning: Timing requirements were not met. See Report window for details.
原因:时序要求未满足,
措施:双击Compilation Report-->Time Analyzer-->红色部分(如clock setup:'clk'等)-->左键单击list path,查看fmax的SLACK REPORT再根据提示解决,有可能是程序的算法问题或fmax设置问题

14、 Can't achieve minimum setup and hold requirement <text> along <number> path(s). See Report window for details.
原因:时序分析发现一定数量的路径违背了最小的建立和保持时间,与时钟歪斜有关,一般是由于多时钟引起的
措施:利用Compilation Report-->Time Analyzer-->红色部分(如clock hold:'clk'等),在slack中观察是hold time为负值还是setup time 为负值,然后在:Assignment--> Assignment Editor--> To中增加时钟名(from node finder),Assignment Name中增加和多时钟有关的Multicycle 和Multicycle Hold选项,如hold time为负,可使Multicycle hold的值>multicycle,如设为2和1。

15、 Can't analyze file -- file E://quartusii/*/*.v is missing
原因:试图编译一个不存在的文件,该文件可能被改名或者删除了
措施:不管他,没什么影响

16、 Warning: Can't find signal in vector source file for input pin |whole|clk10m
原因:因为你的波形仿真文件( vector source file )中并没有把所有的输入信号(input pin)加进去, 对于每一个输入都需要有激励源的

17、 Error: Can't name logic function scfifo0 of instance "inst" -- function has same name as current design file
原因:模块的名字和project的名字重名了
措施:把两个名字之一改一下,一般改模块的名字

18、 Warning: Using design file lpm_fifo0.v, which is not specified as a design file for the current project, but contains definitions for 1 design units and 1 entities in project Info: Found entity 1: lpm_fifo0
原因:模块不是在本项目生成的,而是直接copy了别的项目的原理图和源程序而生成的,而不是用QUARTUS将文件添加进本项目
措施:无须理会,不影响使用

19、 Timing characteristics of device <name> are preliminary
原因:目前版本的QuartusII只对该器件提供初步的时序特征分析
措施:如果坚持用目前的器件,无须理会该警告。关于进一步的时序特征分析会在后续版本的Quartus得到完善。

20、 Timing Analysis does not support the analysis of latches as synchronous elements for the currently selected device family
原因:用analyze_latches_as_synchronous_elements setting可以让Quaruts II来分析同步锁存,但目前的器件不支持这个特性
措施:无须理会。时序分析可能将锁存器分析成回路。但并不一定分析正确。其后果可能会导致显示提醒用户:改变设计来消除锁存器

21、 Warning:Found xx output pins without output pin load capacitance assignment
原因:没有给输出管教指定负载电容
措施:该功能用于估算TCO和功耗,可以不理会,也可以在Assignment Editor中为相应的输出管脚指定负载电容,以消除警告

22、 Warning: Found 6 node(s) in clock paths which may be acting as ripple and/or gated clocks -- node(s) analyzed as buffer(s) resulting in clock skew
原因:使用了行波时钟或门控时钟,把触发器的输出当时钟用就会报行波时钟,将组合逻辑的输出当时钟用就会报门控时钟
措施:不要 把触发器的输出当时钟,不要 将组合逻辑的输出当时钟,如果本身如此设计,则无须理会该警告

23、 Warning:Found xx output pins without output pin load capacitance assignment
原因:没有给输出管教指定负载电容
解决方法:该功能用于估算TCO和功耗,可以不理会,也可以在Assignment Editor中为相应的输出管脚指定负载电容,以消除警告

 



高工
2012-10-23 20:40:59     打赏
7楼
这些QuartusII警告翻译还是不错的 

院士
2012-10-23 20:41:07     打赏
8楼
最后一贴够给力

工程师
2012-10-23 20:44:14     打赏
9楼

看看错误警告


工程师
2012-10-23 22:20:45     打赏
10楼
老王,你很少来我这逛啊!

共61条 1/7 1 2 3 4 5 6 ›| 跳转至

回复

匿名不能发帖!请先 [ 登陆 注册 ]