这些小活动你都参加了吗?快来围观一下吧!>>
电子产品世界 » 论坛首页 » 企业专区 » ADI » AD9516-3时钟芯片配置

共184条 1/19 1 2 3 4 5 6 ›| 跳转至

AD9516-3时钟芯片配置

工程师
2013-04-03 19:46:03   被打赏 5 分(兑奖)     打赏
特性:

VCO频率范围:1750Mhz~2250Mhz6LVPECL(最大输出频率1.6Ghz)输出和4LVDS输出(800Mhz)

内部结构:

         如下图所示,常用引脚说明:

REF1:参考输入1

REF2:参考输入2

REF_SEL:选择是参考输入1或者参考输入2

LF:环路滤波器输出,使用内部VCO时使用

CLK:外部VCO输入

SYNC:同步输入,低有效,如果不同步,直接拉高。

REFMON:参考的输出,详细看datasheet

STATUS:状态输出,详细看datasheet

LD:            PLL状态指示,详细看datasheet


 

需要用的工具

AD9516_17_18 Evaluation Software.exe

AD9516_17_18EvalSetup1.1.0.zip

使用步骤

软件界面如下:

输入你的参考时钟,我以我的自己的例子来讲解哈。

1我使用了REF1=61.44Mhz,那么在REF1中输入61.44,并选择为输入(点击黄色块)。

        2配置N分频和R分频,这个要稍微计算下咯。以R=1为例。VCO的频率范围为1750Mhz~2250Mhz,则N的范围为1750/61.44~2250/61.4428.48~36.6,则可选的值为29~36

考虑到我的输出,选择N=32,同时选择内部VCO作为N分频的输入。

            3根据需要配置输出,并选择PLL MODE NormOp

 4导出配置文档,导出的文档格式为stp格式,可以直接用记事本打开。

        5查看配置文档,找出变化了寄存器值(也可以不找出,将全部寄存器值写进去也可以)。

配置注意事项

         在配置完成后注意校准VCO

         示例如下:

——回复可见内容——]

遇见的问题

1、  输出频率有偏差,但频率稳定(PLL锁定了),检查参考频率,参考频率的极小偏差都有可能导致输出频率偏差

2、  输出为直流,检查SYNC电平,应该为高。




关键词: AD9516-3     CLK.ADI    

工程师
2013-04-03 19:51:40     打赏
2楼
占楼用,先去开会了

院士
2013-04-03 21:24:31     打赏
3楼
都这点了还开会啊,辛苦啊

专家
2013-04-03 21:36:53     打赏
4楼
看着花花绿绿的   好有色彩感啊 

工程师
2013-04-03 21:37:59     打赏
5楼
哈哈,暂时还不会省美疲劳

专家
2013-04-03 21:46:59     打赏
6楼
DDDDDDDDDDD

专家
2013-04-03 21:51:22     打赏
7楼
下下来了解一下

高工
2013-04-04 09:53:52     打赏
8楼
不错,学习了~!

菜鸟
2013-04-04 10:32:14     打赏
9楼

学习学习


助工
2013-04-04 13:27:26     打赏
10楼

学习学习


共184条 1/19 1 2 3 4 5 6 ›| 跳转至

回复

匿名不能发帖!请先 [ 登陆 注册 ]