我选择第二种方案:申请核心板和外围板PCB,购买组委会提供的元器件包
实验名称:
基于FPGA硬件系统的电能质量监测
实验目的:
现在处于初级阶段,主要是设计一个基于FPGA的高速数据采集存储系统。然后扩展功能,基于以太网进行数据无线传输,最后进行数据信号的处理。
实验概要:
第一部分:数据采集与存储系统的设计
1、放大电路
2、A/D模数转换电路
3、数据缓存电路
4、时序逻辑控制电路
5、接口电路
第二部分:数据传输
基于以太网和FPGA的片上系统来进行远程数据采集
第三部分:数据信号处理
基于混沌算法进行数据处理,此部分是基于FPGA搭建硬件平台,将信号传输至FPGA进行处理
我自己一直在学习FPGA,虽然有一定的编程基础,但是感觉对于Verilog HDL 还是一知半解。想通过贵网站的DIY活动实现这个实验,能熟练掌握CPLD对各种外设、总线的操作。实现高速数据采集及电能质量监测,也想为以后的FPGA学习打下基础。希望我能从这次活动中有所收获。