这些小活动你都参加了吗?快来围观一下吧!>>
电子产品世界 » 论坛首页 » 综合技术 » 基础知识 » 低噪声放大器设计的理论基础

共1条 1/1 1 跳转至

低噪声放大器设计的理论基础

高工
2014-06-12 10:32:38     打赏
射频低噪声放大器的ADS设计本文首先简要介绍了低噪声放大器设计的理论基础,并以2.1-2.4Ghz 低噪声放大器为例,详细阐述了如何利用Agilent 公司的ADS 软件进行分析和优化设计该电路的过程,仿真结果完全满足设计指标,最后对微波电路的容差特性进行了模拟分析,对于S 波段低噪声放大器的设计研究有着重要的参考价值。关键词:低噪声放大器,匹配,仿真,优化1. 前言低噪声微波放大器(LNA)已广泛应用于微波通信、GPS 接收机、遥感遥控、雷达、电子对抗、射电天文、大地测绘、电视及各种高精度的微波测量系统中,是必不可少的重要电路。低噪声放大器位于射频接收系统的前端,其主要功能是将来自天线的低电压信号进行小信号放大。前级放大器的噪声系数对整个微波系统的噪声影响最大,它的增益将决定对后级电路的噪声抑制程度,它的线性度将对整个系统的线性度和共模噪声抑制比产生重要影响。对低噪声放大器的基本要求是:噪声系数低、足够的功率增益、工作稳定性好、足够的带宽和大的动态范围。
Advanced Design System(ADS)软件是Agilent 公司在HPEESOF 系列EDA 软件基础上发展完善的大型综合设计软件,它功能强大,能够提供各种射频微波电路的仿真和优化设计,广泛应用于通信、航天等领域,是射频工程师的得力助手。本文着重介绍如何使用ADS 进行低噪声放大器的仿真与优化设计。2. 低噪声放大器特点及指标LNA 是射频接收机前端的主要部分,它主要有四个特点。首先,它位于接收机的最前端,这就要求它的噪声系数越小越好。为了抑制后面各级噪声对系统的影响,还要求有一定的增益,但为了不使后面的混频器过载,产生非线性失真,它的增益又不宜过大。放大器在工作频段内应该是稳定的。其次,它所接受的信号是很微弱的,所以低噪声放大器必定是一个小信号放大器。而且由于受传输路径的影响,信号的强弱又是变化的,在接受信号的同时又可能伴随许多强干扰信号输入,因此要求放大器有足够的线型范围,而且增益最好是可调节的。第三,低噪声放大器一般通过传输线直接和天线或者天线滤波器相连,放大器的输入端必须和他们很好的匹配,以达到功率最大传输或者最小的噪声系数,并保证滤波器的性能。第四,应具有一定的选频功能,抑制带外和镜像频率干扰,因此它一般是频带放大器【1】。
2.1 工作频率与带宽
放大器所能允许的工作频率与晶体管的特征频率fT 有关,由晶体管小信号模型可知,减小偏置电流的结果是晶体管的特征频率降低。在集成电路中,增大晶体管的面积使极间电容增加也降低了特性频率。
LNA 的带宽不仅是指功率增益满足平坦度要求的频带范围,而且还要求全频带内噪声要满足要求,并给出各频点的噪声系数。
动态范围的上限是受非线性指标限制,有时候要求更加严格些,则定义为放大器非线性特性达到指定三阶交调系数时的输入功率值。
2.2 噪声系数
在电路某一特定点上的信号功率与噪声功率之比,称为信号噪声比,简称信噪比,用符号Ps/Pn(或S/N)表示。放大器噪声系数是指放大器输入端信号噪声功率比Psi/Pni 与输出端信号噪声功率比Pso/Pno 得比值。噪声系数的物理含义是:信号通过放大器之后,由于放大器产生噪声,使信噪比变坏;信噪比下降的倍数就是噪声系数。影响放大器噪声系数的因素有很多,除了选用性能优良的元器件外,电路的拓扑结构是否合理也是非常重要的。放大器的噪声系数和信号源的阻抗有
关,而与负载阻抗无关。当一个晶体管的源端所接的信号源的阻抗等于它所要求的最佳信号源阻抗时,由该晶体管构成的放大器的噪声系数最小。实际应用中放大器的噪声系数可以表示为Fmin 是当源端为最佳源阻抗时放大器的最小噪声系数,Rn 是噪声阻抗,Γopt 是放大器按最小噪声系数匹配时的最佳源反射系数【2】。由此可见放大器的输入匹配电路应该按照噪声最佳来进行设计,也就是根据所选晶体管的Γopt 来进行设计。设计输出匹配电路时采用共轭匹配,以获得放大器较高的功率增益和较好的输出驻波比。
2.3 增益
根据线型网络输入、输出端阻抗的匹配情况,有三种放大器增益: 工作功率增益GP(operating power gain) 、转换功率增益GT(transducer power gain)、资用功率增益GA(available power gain)。
低噪声放大器的增益要适中,太大会使下级混频器输入太大,产生失真。但为了抑制后面各级的噪声对系统的影响,其增益又不能太小。放大器的增益首先与管子跨导有关,跨导直接由工作点的电流决定。其次放大器的增益还与负载有关。低噪声放大器大都是按照噪声最佳匹配进行设计的。噪声最佳匹配点并非最大增益点,以此增益G 要下降。噪声最佳匹配情况下的增益成为相关增益。通常,相关增益比最大增益大约低2-4dB。增益平坦度是指功率最大增益与最小增益之差,它用来描述工作频带内功率增益的起伏, 常用最高增益与最小增益之差,即△G(dB)表示。
2.4 放大器的稳定性
图1 晶体管放大器电路原理框图放大器必须满足的首要条件之一是其在工作频段内的稳定性。这一点对于射频电路是非常重要的,因为射频电路在某些工作频率和终端条件下有产生振荡的趋势。考察电压波沿传输线的传输,可以理解这种振荡现象。若传输线终端反射系数Γ0>1,则反射电压的幅度变大(正反馈)并导致不稳定的现象。反之,若Γ0>1,将导致反射电压波的幅度变小(负反馈)。
当放大器的输入和输出端的反射系数的模都小于1,即Γin1, Γout1 时,不管源阻抗和负载阻抗如何,网络都是稳定的,称为绝对稳定;当输入端或输出端的反射系数的模大于1时,网络是不稳定的,称为条件稳定。对条件稳定的放大器,其负载阻抗和源阻抗不能任意选择,而是有一定的范围,否则放大器不能稳定工作【3】。
2.5 输入阻抗匹配
低噪声放大器与其信号源的匹配是很重要的。放大器与源的匹配有两种方式:一是以获得噪声系数最小为目的的噪声匹配,二是以获得最大功率传输和最小反射损耗为目的的共轭匹配。一般来说,现在绝大多数的LNA 均采?笠恢制ヅ浞椒ǎ?庋?梢员苊獠黄ヅ涠??餖NA 向天线的能量反射,同时,力求两种匹配接近。
2.6 端口驻波比和反射损耗
低噪声放大器主要指标是噪声系数,所以输入匹配电路是按照噪声最佳来设计的,其结果会偏离驻波比最佳的共扼匹配状态,因此驻波比不会很好。此外,由于微波场效应晶体或双极性晶体管,其增益特性大体上都是按每倍频程以6dB 规律随频率升高而下降,为了获得工作频带内平坦增益特性,在输入匹配电路和输出匹配电路都是无耗电抗性电路情况下,只能采用低频段失配的方法来压低增益,以保持带内增益平坦,因此端口驻波比必然是随着频率降低而升高。 3. 低噪声放大器设计仿真及优化3.1 设计目标
本文低噪声放大器的设计目标是:
频率:2.1GHz~2.4GHz 噪声系数:小于0.5dB (纯电路噪声系数不考虑连接损耗)
增益:大于15dB 增益平坦度:每10MHZ 带内小于0.1 dB
输入输出驻波比:小于2.0 输入输出阻抗:50Ω
3.2 仿真设计
在较高的频段设计低噪声放大器,通常选用场效应管FET 和高电子迁移率晶体管(HEMT)。影响放大器噪声系数的因素有很多,除了选用性能优良的元器件外,电路的拓扑结构是否合理也是非常重要的。放大器的噪声系数和信号源的阻抗有关,放大器存在着最佳的信号源阻抗Zso,如果所示,此时,放大器的噪声系数应该是最小的,所以放大器的输入匹配电路应该按照噪声最佳来进行设计,也就是根据所选晶体管的Гopt 来进行设计。为了得到较高的功率增益和较好的输出驻波比,输出匹配电路则采用共扼匹配。输入匹配电路在达到最佳噪声时,放大器的输入阻抗未必恰好与信号源阻抗匹配,因而功率放大倍数不是最大。设计放大器时,首先考虑的是噪声尽可能低,其次才考虑增益的问题。因此,牺牲一点增益来换取噪声系数的降低是必要的,两者之间应该取一个合适的折中。LNA 采用两级放大的方式来实现,为使放大器具有更低的噪声,第一级的工作点应根据最小噪声系数来选取最佳的工作电流。为保证有足够的增益,第二级应从最佳增益条件来考虑,同时兼顾噪声。
具体的设计流程:
1.首先选择合适的器件。选择适用于工作频率且具有可接受的增益和噪声系数的BJT、JEFT 和MESFET。工作频率在6GHz 以下时,大多使用双极晶体管;工作频率在6GHz 以上时,大多选用场效应晶体管。而且,通常要求晶体管的截至频率大于或等于2-3 倍的工作频率。低噪声放大器则要求截至频率更高一些。本文选取NEC 公司低噪声产品系列的
NE3210S01 N 沟道HJ-FET,其性能如图2 所示,它在2-4GHz 的频宽内增益在18dB 以上,噪声系数在0.5dB 以下,符合设计指标。上网下载并安装NEC 公司提供的ADS Design Kit for NEC Electronics,该工具包集成了NEC 系列低噪声放大器的FET、JBJT、HJ-FET,安装在ADS 中后可以从元件库面板中选择所需的管子。由于Design Kit 中的元器件是已经封装好的晶体管,所以无需再在ADS 中建立其Spice 模型,直接从手册中查到所选取管子在特定偏置下的各个工作点的S 参数,从中选择恰当的工作点,使得以此为依据在电路原理图中设计偏置电路。合适且稳定的工作点决定了管子的动态范围,是保证放大器不出现平顶失真的前提,而且直接影响放大器的高频稳定性,本文选择典型的静态工作点VDS=2.0V,ID=10mA【4】。
图2 NE3210S01 的S 参数以及增益、噪声特性
2.晶体管S 参数的测量并确定工作点。利用ADS 的S 参数仿真在所需要的频带内求出低噪管的S 参数,并与手册所提供的S 参数对比,通过调整栅源电压VGD 不断修正S 参数最终得到合适的偏置电路。由于外界因素中温度对回路的Q 值影响最大,故偏置电路在S参数仿真时应注意按照提示窗口所给出的信息修改模型的温度,本文管子的仿真环境温度为16.85℃。加好偏置电路之后测试结果如图3 所示VGD=-0.526v, ID=9.87mA,VD=2.0V。图3 低噪管的I-V 特性图4 稳定判据μ 参数的频率响应曲线3.低噪管稳定性的判断。稳定性的判断可以通过K-Δ 公式或源端和负载端稳定系数圆来判断,前者通常用来判断放大器是否处于绝对稳定的情况。对于低噪声放大器的第一级,主要性能是以降低噪声系数为目标的,故常处于条件稳定的情形,而设计最大增益放大器时采用双端共轭匹配,这时候射频电路必须处于绝对稳定才能保证复数共轭同时成立。
在S 参数仿真中添加源稳定判别圆和负载稳定判别圆,等增益圆和噪声系数圆等控件,并分别设?貌问?笮。?疚难∪≡鲆娣直鹞?dB、15dB、20dB,噪声系数NF=0.5dB,在仿真后的smith 圆图显示出系列圆图,如图5 所示。找到稳定区域,由于S11 的绝对值小于1,故smith 圆图内处于源稳定判别圆外的ΓS 都是稳定的。但是由输出稳定判别圆可以看出该低噪管在工作频率下输出并非绝对稳定,为了避免自激的发生,实现全频带的稳定性,可以通过负反馈手段使晶体管进入稳定状态。常用的手段是在场管源极串接一电感或者传输线,这样可以改变放大器的输入阻抗,从而通过调整源极影响S11*使之靠近Гopt, 有利于噪声匹配和输入端功率匹配的同时实现,而且实际上源极反馈对放大器噪声的影响很小。本文在低噪管源端串联一个1.0nH 的电感,使晶体管处于绝对稳定状态,由μ 判据可以看出在3-6Ghz 频段内放大器都处于绝对稳定状态,如图4 所示。另外在输出串联一个15Ohm 电阻,用来改善放大器的增益平坦度和输出驻波比。 4.匹配网络的设计。在增益15dB 的圆上选取尽量靠近最小噪声点的源反射系数作为输入匹配点,如图5 中m1 所示,本文取ΓS=Γopt= 0.768∠9.872 ,这样就获得了最佳噪声系数匹配条件,使放大器满足低噪声的要求的同时又能实现足够的增益。图6 显示出了源稳定系数圆图和负载稳定系数圆图,从标记m3、m4 可以看出两者均与smith 圆图相离,又由于S11,S22 均小于1,故输入输出都满足绝对稳定条件。
输出匹配点Γout 按照下面公式 求出。图5 噪声系数圆、等增益圆和输入匹配点的确定图6 源稳定系数圆图和负载稳定系数圆图经过简单计算得到Γout=0.4973∠-20.2254 , 输出端取共轭匹配, 即ΓL=Γout*=0.4973∠20.2254,接下来开始进行输入输出匹配网络的设计。
设计匹配网络的方法很多,有图解法,计算机辅助设计法等。ADS 提供了多种方便快捷的匹配网络设计工具,如无源电路的集总参数元件、微带单枝节、微带双枝节等多种智能元件,本文利用ADS 的smith 圆图综合工具很清晰方便的实现自动匹配网络设计。其方法是在元件面板列表选择实用Simth 圆图工具Smith Chart Matching,然后在工具菜单栏中选择Smith Chart Utility 工具,输入负载反射系数后,就可以利用ADS 所提供的这种智能元件进行阻抗匹配设计,最后自动生成子网络。由于匹配电路的拓扑结构多样,应选择一种简单且便于实际工程设计的网络结构,本文采用由集总元件构成的无耗L 型网络,如图7 所示为实用Simith 工具自动生成的一种匹配电路拓扑结构,从中可以观察其反射系数在工作频带的频率响应曲线。图8 为圆图综合工具所生成的放大器输出子网络,可以直接添加或复制到原理图中。图7 实用史密斯圆图工具图8 输出匹配子网络输出匹配网络的设计采用S 参数优化方法,S 参数设计法是将晶体管看做是一个黑盒子,只知道它的端口参数,是从系统或者网络的角度出发来设计放大器。首先设定匹配网络的集总器件为优化变量,优化的目标为噪声系数、增益、输入驻波比、输出驻波比等,给上述原理图增加优化仿真器OPTIM 和优化目标控件GOAL。注意在OPTIM 中设定仿真变量,并将设计目标值作为仿真目标,优化仿真变量设计参数,然后选择适合的优化方式,常用的主要是Random(随机法)和Gradient(梯度法),随机法通常用于大范围搜索时使用,梯度法则用于局域收敛,不同方法有不同的元件变量渐进方式,应根据收敛速度和误差函数公式进行选择。最后选择迭代次数后进行优化仿真,通过不断对优化变量的调整,得到满足稳定性、噪声系数和增益等目标的电路,实际在进行分析的时候,还需要根据具体情况及有关理论加入一些有助于提高电路性能的细节。匹配后仿真原理图如图9 所示,此处把集总元件构成的匹配网络用微带线代替,选取射频介质基板的参数为:介电常数εr=4.3,基板厚度H=0.8mm。
优化结果显示如图10 所示。图9 匹配后单级放大器电路仿真原理图图10 匹配后单级放大器电路仿真结果5.为了进一步改善低噪声放大器的增益、增益平坦度及稳定性,可以采用多级放大器级联的形式满足需求。本文所选择的低噪管具有很低的噪声系数和较高的1dB 压缩点,在仿真中直接将两级相同的单级放大器通过耦合电容进行耦合,前级采用最佳噪声输入匹配,后级采用双共轭匹配,经过匹配网络调谐和进一步优化后,得到性能更加良好的电路。
需要注意的是,在进行电路优化时可以直接选用集总参数元件电阻、电容、电感等参数连续变化的模型,在系统设计最后,需要把这些优化过的元件替换为器件库中的元件才是可以制作电路、生成版图的。替换时选择与优化结果相近的数值,替换后要重新仿真一次,检验电路性能是否因此出现恶化。最终的仿真原理图和仿真结果如图11 和图12 所示。图11 两级级联放大器电路仿真原理图图12 两级级联放大器电路仿真结果3.3 电路容差分析
YIELD 分析能够按照变量元件的离散分布分析出产品达到性能目标的合格率,通常我们能够给出我们所采用的器件的连续或离散变化特性,它们符合电子产品的分布特性正态分布、高斯分布或其他分布。YIELD 分析基于Monte Carlo 方法,需要建立一定数量的随机试验。设计变量在容差范围内变化,随机试验中符合设计目标需要的试验次数(PASSNUMBER)和失败的实验次数将会得到,从而估算出产品的试验合格率。
首先给电路原理图增加YIELD 仿真器及YIELD 参数,对放大器在所设定目标下的合格率进行分析。设置元件参量变化符合正态分布,δ=±5%,设定设计目标YIELD SPEC ,这里取S 参数、噪声系数和稳定系数为设计目标,YIELD 试验次数设置为250 次。仿真结果如图13a 所示,合格率为71%。为了设计出的产品既要保证合格的指标又要满足较高的合格率,我们必须进行优化合格率设计。YIELD 仿真器及优化控制器如图14 所示。 图13 优化后的合格率仿真结果图14 YIELD 优化控制器从图13b 的表格可以看出,优化设计给出的参数在容差变化范围内对应的产品合格率影响明显,优化后的合格率上升为84%。优化YIELD 仿真分析后得到最大合格率下的电路参数优化值,但最大合格率下的电路参数与最佳性能优化后的电路参数值稍微有些变动。经过对S 参数的再次分析可以看出,最大合格率优化后的电路性能不如最佳参数优化的性能好。
这表明最佳性能设计不一定达到最大合格率产品,最大合格率设计也不一定输出最佳性能的产品。作为投入批量生产的产品,我们必须选择最大合格率设计。4. 结论从以上的仿真设计分析过程中,我们首先应用了ADS 的S 参数仿真分析,设计出满足稳定性要求的低噪声放大器的初始电原理图并进行最佳性能仿真分析。由仿真结果可以看到,工作频带2.1-2.4Ghz,平均增益20dB, S11 和S22 均在-20dB 以下,噪声系数在0.35dB以下,输入输出驻波比在1.2 左右,带内无条件稳定,均满足设计指标。最后采用ADS 的合格率仿真器分析最佳性能参数下产品的合格率,并采用了优化合格率分析使产品最终达到高性能与高合格率。参考文献
【1】 陈邦媛. 射频通信电路. 科学出版社.2004
【2】 Reinhold Luding, Pavel Bretchko.射频电路设计—理论及应用.电子工业出版社,2002
【3】 Matthew M. Radmanesh. Radio Frequency and Microwave Electronics Illustrated. 电子工业出版社,2002
【4】 NEC Data Sheet NE3210S01 X to Ku Band Super Low Noise Amplifier N-channel HJ-FET, 1998

低噪声放大器设计的理论基础

本文首先简要介绍了低噪声放大器设计的理论基础,并以2.1-2.4Ghz 低噪声放大器为例,详细阐述了如何利用Agilent 公司的ADS 软件进行分析和优化设计该电路的过程,仿真结果完全满足设计指标,最后对微波电路的容差特性进行了模拟分析,对于S 波段低噪声放大器的设计研究有着重要的参考价值。

关键词:低噪声放大器,匹配,仿真,优化

1. 前言

低噪声微波放大器(LNA)已广泛应用于微波通信、GPS 接收机、遥感遥控、雷达、电子对抗、射电天文、大地测绘、电视及各种高精度的微波测量系统中,是必不可少的重要电路。低噪声放大器位于射频接收系统的前端,其主要功能是将来自天线的低电压信号进行小信号放大。前级放大器的噪声系数对整个微波系统的噪声影响最大,它的增益将决定对后级电路的噪声抑制程度,它的线性度将对整个系统的线性度和共模噪声抑制比产生重要影响。对低噪声放大器的基本要求是:噪声系数低、足够的功率增益、工作稳定性好、足够的带宽和大的动态范围。
Advanced Design System(ADS)软件是Agilent 公司在HPEESOF 系列EDA 软件基础上发展完善的大型综合设计软件,它功能强大,能够提供各种射频微波电路的仿真和优化设计,广泛应用于通信、航天等领域,是射频工程师的得力助手。本文着重介绍如何使用ADS 进行低噪声放大器的仿真与优化设计。

2. 低噪声放大器特点及指标

LNA 是射频接收机前端的主要部分,它主要有四个特点。首先,它位于接收机的最前端,这就要求它的噪声系数越小越好。为了抑制后面各级噪声对系统的影响,还要求有一定的增益,但为了不使后面的混频器过载,产生非线性失真,它的增益又不宜过大。放大器在工作频段内应该是稳定的。其次,它所接受的信号是很微弱的,所以低噪声放大器必定是一个小信号放大器。而且由于受传输路径的影响,信号的强弱又是变化的,在接受信号的同时又可能伴随许多强干扰信号输入,因此要求放大器有足够的线型范围,而且增益最好是可调节的。第三,低噪声放大器一般通过传输线直接和天线或者天线滤波器相连,放大器的输入端必须和他们很好的匹配,以达到功率最大传输或者最小的噪声系数,并保证滤波器的性能。第四,应具有一定的选频功能,抑制带外和镜像频率干扰,因此它一般是频带放大器【1】。
2.1 工作频率与带宽
放大器所能允许的工作频率与晶体管的特征频率fT 有关,由晶体管小信号模型可知,减小偏置电流的结果是晶体管的特征频率降低。在集成电路中,增大晶体管的面积使极间电容增加也降低了特性频率。
LNA 的带宽不仅是指功率增益满足平坦度要求的频带范围,而且还要求全频带内噪声要满足要求,并给出各频点的噪声系数。
动态范围的上限是受非线性指标限制,有时候要求更加严格些,则定义为放大器非线性特性达到指定三阶交调系数时的输入功率值。
2.2 噪声系数
在电路某一特定点上的信号功率与噪声功率之比,称为信号噪声比,简称信噪比,用符号Ps/Pn(或S/N)表示。放大器噪声系数是指放大器输入端信号噪声功率比Psi/Pni 与输出端信号噪声功率比Pso/Pno 得比值。噪声系数的物理含义是:信号通过放大器之后,由于放大器产生噪声,使信噪比变坏;信噪比下降的倍数就是噪声系数。影响放大器噪声系数的因素有很多,除了选用性能优良的元器件外,电路的拓扑结构是否合理也是非常重要的。放大器的噪声系数和信号源的阻抗有
关,而与负载阻抗无关。当一个晶体管的源端所接的信号源的阻抗等于它所要求的最佳信号源阻抗时,由该晶体管构成的放大器的噪声系数最小。实际应用中放大器的噪声系数可以表示为

Fmin 是当源端为最佳源阻抗时放大器的最小噪声系数,Rn 是噪声阻抗,Γopt 是放大器按最小噪声系数匹配时的最佳源反射系数【2】。由此可见放大器的输入匹配电路应该按照噪声最佳来进行设计,也就是根据所选晶体管的Γopt 来进行设计。设计输出匹配电路时采用共轭匹配,以获得放大器较高的功率增益和较好的输出驻波比。
2.3 增益
根据线型网络输入、输出端阻抗的匹配情况,有三种放大器增益: 工作功率增益GP(operating power gain) 、转换功率增益GT(transducer power gain)、资用功率增益GA(available power gain)。
低噪声放大器的增益要适中,太大会使下级混频器输入太大,产生失真。但为了抑制后面各级的噪声对系统的影响,其增益又不能太小。放大器的增益首先与管子跨导有关,跨导直接由工作点的电流决定。其次放大器的增益还与负载有关。低噪声放大器大都是按照噪声最佳匹配进行设计的。噪声最佳匹配点并非最大增益点,以此增益G 要下降。噪声最佳匹配情况下的增益成为相关增益。通常,相关增益比最大增益大约低2-4dB。增益平坦度是指功率最大增益与最小增益之差,它用来描述工作频带内功率增益的起伏, 常用最高增益与最小增益之差,即△G(dB)表示。
2.4 放大器的稳定性


图1 晶体管放大器电路原理框图

放大器必须满足的首要条件之一是其在工作频段内的稳定性。这一点对于射频电路是非常重要的,因为射频电路在某些工作频率和终端条件下有产生振荡的趋势。考察电压波沿传输线的传输,可以理解这种振荡现象。若传输线终端反射系数Γ0>1,则反射电压的幅度变大(正反馈)并导致不稳定的现象。反之,若Γ0>1,将导致反射电压波的幅度变小(负反馈)。
当放大器的输入和输出端的反射系数的模都小于1,即Γin1, Γout1 时,不管源阻抗和负载阻抗如何,网络都是稳定的,称为绝对稳定;当输入端或输出端的反射系数的模大于1时,网络是不稳定的,称为条件稳定。对条件稳定的放大器,其负载阻抗和源阻抗不能任意选择,而是有一定的范围,否则放大器不能稳定工作【3】。
2.5 输入阻抗匹配
低噪声放大器与其信号源的匹配是很重要的。放大器与源的匹配有两种方式:一是以获得噪声系数最小为目的的噪声匹配,二是以获得最大功率传输和最小反射损耗为目的的共轭匹配。一般来说,现在绝大多数的LNA 均采?笠恢制ヅ浞椒ǎ?庋?梢员苊獠黄ヅ涠??餖NA 向天线的能量反射,同时,力求两种匹配接近。
2.6 端口驻波比和反射损耗
低噪声放大器主要指标是噪声系数,所以输入匹配电路是按照噪声最佳来设计的,其结果会偏离驻波比最佳的共扼匹配状态,因此驻波比不会很好。此外,由于微波场效应晶体或双极性晶体管,其增益特性大体上都是按每倍频程以6dB 规律随频率升高而下降,为了获得工作频带内平坦增益特性,在输入匹配电路和输出匹配电路都是无耗电抗性电路情况下,只能采用低频段失配的方法来压低增益,以保持带内增益平坦,因此端口驻波比必然是随着频率降低而升高。

3. 低噪声放大器设计仿真及优化

3.1 设计目标
本文低噪声放大器的设计目标是:
频率:2.1GHz~2.4GHz 噪声系数:小于0.5dB (纯电路噪声系数不考虑连接损耗)
增益:大于15dB 增益平坦度:每10MHZ 带内小于0.1 dB
输入输出驻波比:小于2.0 输入输出阻抗:50Ω
3.2 仿真设计
在较高的频段设计低噪声放大器,通常选用场效应管FET 和高电子迁移率晶体管(HEMT)。影响放大器噪声系数的因素有很多,除了选用性能优良的元器件外,电路的拓扑结构是否合理也是非常重要的。放大器的噪声系数和信号源的阻抗有关,放大器存在着最佳的信号源阻抗Zso,如果所示,此时,放大器的噪声系数应该是最小的,所以放大器的输入匹配电路应该按照噪声最佳来进行设计,也就是根据所选晶体管的Гopt 来进行设计。为了得到较高的功率增益和较好的输出驻波比,输出匹配电路则采用共扼匹配。输入匹配电路在达到最佳噪声时,放大器的输入阻抗未必恰好与信号源阻抗匹配,因而功率放大倍数不是最大。设计放大器时,首先考虑的是噪声尽可能低,其次才考虑增益的问题。因此,牺牲一点增益来换取噪声系数的降低是必要的,两者之间应该取一个合适的折中。LNA 采用两级放大的方式来实现,为使放大器具有更低的噪声,第一级的工作点应根据最小噪声系数来选取最佳的工作电流。为保证有足够的增益,第二级应从最佳增益条件来考虑,同时兼顾噪声。
具体的设计流程:
1.首先选择合适的器件。选择适用于工作频率且具有可接受的增益和噪声系数的BJT、JEFT 和MESFET。工作频率在6GHz 以下时,大多使用双极晶体管;工作频率在6GHz 以上时,大多选用场效应晶体管。而且,通常要求晶体管的截至频率大于或等于2-3 倍的工作频率。低噪声放大器则要求截至频率更高一些。本文选取NEC 公司低噪声产品系列的
NE3210S01 N 沟道HJ-FET,其性能如图2 所示,它在2-4GHz 的频宽内增益在18dB 以上,噪声系数在0.5dB 以下,符合设计指标。上网下载并安装NEC 公司提供的ADS Design Kit for NEC Electronics,该工具包集成了NEC 系列低噪声放大器的FET、JBJT、HJ-FET,安装在ADS 中后可以从元件库面板中选择所需的管子。由于Design Kit 中的元器件是已经封装好的晶体管,所以无需再在ADS 中建立其Spice 模型,直接从手册中查到所选取管子在特定偏置下的各个工作点的S 参数,从中选择恰当的工作点,使得以此为依据在电路原理图中设计偏置电路。合适且稳定的工作点决定了管子的动态范围,是保证放大器不出现平顶失真的前提,而且直接影响放大器的高频稳定性,本文选择典型的静态工作点VDS=2.0V,ID=10mA【4】。


图2 NE3210S01 的S 参数以及增益、噪声特性


2.晶体管S 参数的测量并确定工作点。利用ADS 的S 参数仿真在所需要的频带内求出低噪管的S 参数,并与手册所提供的S 参数对比,通过调整栅源电压VGD 不断修正S 参数最终得到合适的偏置电路。由于外界因素中温度对回路的Q 值影响最大,故偏置电路在S参数仿真时应注意按照提示窗口所给出的信息修改模型的温度,本文管子的仿真环境温度为16.85℃。加好偏置电路之后测试结果如图3 所示VGD=-0.526v, ID=9.87mA,VD=2.0V。

图3 低噪管的I-V 特性

图4 稳定判据μ 参数的频率响应曲线

3.低噪管稳定性的判断。稳定性的判断可以通过K-Δ 公式或源端和负载端稳定系数圆来判断,前者通常用来判断放大器是否处于绝对稳定的情况。对于低噪声放大器的第一级,主要性能是以降低噪声系数为目标的,故常处于条件稳定的情形,而设计最大增益放大器时采用双端共轭匹配,这时候射频电路必须处于绝对稳定才能保证复数共轭同时成立。
在S 参数仿真中添加源稳定判别圆和负载稳定判别圆,等增益圆和噪声系数圆等控件,并分别设?貌问?笮。?疚难∪≡鲆娣直鹞?dB、15dB、20dB,噪声系数NF=0.5dB,在仿真后的smith 圆图显示出系列圆图,如图5 所示。找到稳定区域,由于S11 的绝对值小于1,故smith 圆图内处于源稳定判别圆外的ΓS 都是稳定的。但是由输出稳定判别圆可以看出该低噪管在工作频率下输出并非绝对稳定,为了避免自激的发生,实现全频带的稳定性,可以通过负反馈手段使晶体管进入稳定状态。常用的手段是在场管源极串接一电感或者传输线,这样可以改变放大器的输入阻抗,从而通过调整源极影响S11*使之靠近Гopt, 有利于噪声匹配和输入端功率匹配的同时实现,而且实际上源极反馈对放大器噪声的影响很小。本文在低噪管源端串联一个1.0nH 的电感,使晶体管处于绝对稳定状态,由μ 判据可以看出在3-6Ghz 频段内放大器都处于绝对稳定状态,如图4 所示。另外在输出串联一个15Ohm 电阻,用来改善放大器的增益平坦度和输出驻波比。

4.匹配网络的设计。在增益15dB 的圆上选取尽量靠近最小噪声点的源反射系数作为输入匹配点,如图5 中m1 所示,本文取ΓS=Γopt= 0.768∠9.872 ,这样就获得了最佳噪声系数匹配条件,使放大器满足低噪声的要求的同时又能实现足够的增益。图6 显示出了源稳定系数圆图和负载稳定系数圆图,从标记m3、m4 可以看出两者均与smith 圆图相离,又由于S11,S22 均小于1,故输入输出都满足绝对稳定条件。

输出匹配点Γout 按照下面公式 求出。

图5 噪声系数圆、等增益圆和输入匹配点的确定

图6 源稳定系数圆图和负载稳定系数圆图

经过简单计算得到Γout=0.4973∠-20.2254 , 输出端取共轭匹配, 即ΓL=Γout*=0.4973∠20.2254,接下来开始进行输入输出匹配网络的设计。
设计匹配网络的方法很多,有图解法,计算机辅助设计法等。ADS 提供了多种方便快捷的匹配网络设计工具,如无源电路的集总参数元件、微带单枝节、微带双枝节等多种智能元件,本文利用ADS 的smith 圆图综合工具很清晰方便的实现自动匹配网络设计。其方法是在元件面板列表选择实用Simth 圆图工具Smith Chart Matching,然后在工具菜单栏中选择Smith Chart Utility 工具,输入负载反射系数后,就可以利用ADS 所提供的这种智能元件进行阻抗匹配设计,最后自动生成子网络。由于匹配电路的拓扑结构多样,应选择一种简单且便于实际工程设计的网络结构,本文采用由集总元件构成的无耗L 型网络,如图7 所示为实用Simith 工具自动生成的一种匹配电路拓扑结构,从中可以观察其反射系数在工作频带的频率响应曲线。图8 为圆图综合工具所生成的放大器输出子网络,可以直接添加或复制到原理图中。

图7 实用史密斯圆图工具

图8 输出匹配子网络

输出匹配网络的设计采用S 参数优化方法,S 参数设计法是将晶体管看做是一个黑盒子,只知道它的端口参数,是从系统或者网络的角度出发来设计放大器。首先设定匹配网络的集总器件为优化变量,优化的目标为噪声系数、增益、输入驻波比、输出驻波比等,给上述原理图增加优化仿真器OPTIM 和优化目标控件GOAL。注意在OPTIM 中设定仿真变量,并将设计目标值作为仿真目标,优化仿真变量设计参数,然后选择适合的优化方式,常用的主要是Random(随机法)和Gradient(梯度法),随机法通常用于大范围搜索时使用,梯度法则用于局域收敛,不同方法有不同的元件变量渐进方式,应根据收敛速度和误差函数公式进行选择。最后选择迭代次数后进行优化仿真,通过不断对优化变量的调整,得到满足稳定性、噪声系数和增益等目标的电路,实际在进行分析的时候,还需要根据具体情况及有关理论加入一些有助于提高电路性能的细节。匹配后仿真原理图如图9 所示,此处把集总元件构成的匹配网络用微带线代替,选取射频介质基板的参数为:介电常数εr=4.3,基板厚度H=0.8mm。
优化结果显示如图10 所示。

图9 匹配后单级放大器电路仿真原理图

图10 匹配后单级放大器电路仿真结果

5.为了进一步改善低噪声放大器的增益、增益平坦度及稳定性,可以采用多级放大器级联的形式满足需求。本文所选择的低噪管具有很低的噪声系数和较高的1dB 压缩点,在仿真中直接将两级相同的单级放大器通过耦合电容进行耦合,前级采用最佳噪声输入匹配,后级采用双共轭匹配,经过匹配网络调谐和进一步优化后,得到性能更加良好的电路。
需要注意的是,在进行电路优化时可以直接选用集总参数元件电阻、电容、电感等参数连续变化的模型,在系统设计最后,需要把这些优化过的元件替换为器件库中的元件才是可以制作电路、生成版图的。替换时选择与优化结果相近的数值,替换后要重新仿真一次,检验电路性能是否因此出现恶化。最终的仿真原理图和仿真结果如图11 和图12 所示。

图11 两级级联放大器电路仿真原理图

图12 两级级联放大器电路仿真结果

3.3 电路容差分析
YIELD 分析能够按照变量元件的离散分布分析出产品达到性能目标的合格率,通常我们能够给出我们所采用的器件的连续或离散变化特性,它们符合电子产品的分布特性正态分布、高斯分布或其他分布。YIELD 分析基于Monte Carlo 方法,需要建立一定数量的随机试验。设计变量在容差范围内变化,随机试验中符合设计目标需要的试验次数(PASSNUMBER)和失败的实验次数将会得到,从而估算出产品的试验合格率。
首先给电路原理图增加YIELD 仿真器及YIELD 参数,对放大器在所设定目标下的合格率进行分析。设置元件参量变化符合正态分布,δ=±5%,设定设计目标YIELD SPEC ,这里取S 参数、噪声系数和稳定系数为设计目标,YIELD 试验次数设置为250 次。仿真结果如图13a 所示,合格率为71%。为了设计出的产品既要保证合格的指标又要满足较高的合格率,我们必须进行优化合格率设计。YIELD 仿真器及优化控制器如图14 所示。

图13 优化后的合格率仿真结果

图14 YIELD 优化控制器

从图13b 的表格可以看出,优化设计给出的参数在容差变化范围内对应的产品合格率影响明显,优化后的合格率上升为84%。优化YIELD 仿真分析后得到最大合格率下的电路参数优化值,但最大合格率下的电路参数与最佳性能优化后的电路参数值稍微有些变动。经过对S 参数的再次分析可以看出,最大合格率优化后的电路性能不如最佳参数优化的性能好。
这表明最佳性能设计不一定达到最大合格率产品,最大合格率设计也不一定输出最佳性能的产品。作为投入批量生产的产品,我们必须选择最大合格率设计。

4. 结论

从以上的仿真设计分析过程中,我们首先应用了ADS 的S 参数仿真分析,设计出满足稳定性要求的低噪声放大器的初始电原理图并进行最佳性能仿真分析。由仿真结果可以看到,工作频带2.1-2.4Ghz,平均增益20dB, S11 和S22 均在-20dB 以下,噪声系数在0.35dB以下,输入输出驻波比在1.2 左右,带内无条件稳定,均满足设计指标。最后采用ADS 的合格率仿真器分析最佳性能参数下产品的合格率,并采用了优化合格率分析使产品最终达到高性能与高合格率。

参考文献
【1】 陈邦媛. 射频通信电路. 科学出版社.2004
【2】 Reinhold Luding, Pavel Bretchko.射频电路设计—理论及应用.电子工业出版社,2002
【3】 Matthew M. Radmanesh. Radio Frequency and Microwave Electronics Illustrated. 电子工业出版社,2002
【4】 NEC Data Sheet NE3210S01 X to Ku Band Super Low Noise Amplifier N-channel HJ-FET, 1998




关键词: 放大器    

共1条 1/1 1 跳转至

回复

匿名不能发帖!请先 [ 登陆 注册 ]