1、异步复位
2、同步复位
RTL视图
总结:
同步复位 缺点:占用了更多的逻辑资源,优点:降低亚稳态的出现
异步复位 缺点:如果rst信号在clk边沿的时候撤销,会造成亚稳态。
优点:利用了触发器的CLR端,充分利用资源
//异步复位
always @ (posedge clk or negedge i_rst)
if (!i_rst) begin
a <= 1'b0;
end
else begin
a <= 1'b1;
end
//同步复位
always @ (posedge clk )
if (!i_rst) begin
b <= 1'b0;
end
else begin
b <= 1'b1;
end

共2条
1/1 1 跳转至页
FPGA入门——同步复位与异步复位
只看楼主 1楼
FPGA入门——同步复位与异步复位
关键词: FPGA
共2条
1/1 1 跳转至页
回复
| 有奖活动 | |
|---|---|
| 硬核工程师专属补给计划——填盲盒 | |
| “我踩过的那些坑”主题活动——第002期 | |
| 【EEPW电子工程师创研计划】技术变现通道已开启~ | |
| 发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
| 【EEPW在线】E起听工程师的声音! | |
| 高校联络员开始招募啦!有惊喜!! | |
| 【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
| 送您一块开发板,2025年“我要开发板活动”又开始了! | |
我要赚赏金
