我碰到的问题是,我在进行设计一个2选一复用器,在MAXPLUSII上仿真都通过了,目标芯片使用的是ACEX1K,EP1K30TC144-3,在定位信号与目标芯片引脚(A-->8,B-->9,S-->10,Y-->99)时也成功了,不过我再设计一个8位加法器时,在MAXPLUSII上仿真都通过了,但是在定位信号与目标引脚时,目标芯片的好多引脚不可用,比如说8,10,99,而且我再用Verilog HDL重新设计2选一复用器时,也是同样的引脚不可用,这是怎么回事,谢谢大家帮忙解决
打赏帖 | |
---|---|
C语言函数宏的三种封装方式被打赏50分 | |
【STM32F769】记一次由于开启D-Cache之后DMA数据传输出错的问题查找与解决被打赏35分 | |
嵌入式LinuxC语言程序调试和宏使用技巧被打赏50分 | |
让代码中包含最新的编译时间信息被打赏50分 | |
【分享开发笔记,赚取电动螺丝刀】STM32F769LVGL优化显示被打赏26分 | |
rtthread硬件加密--2crc加密分析被打赏10分 | |
【分享开发笔记,赚取电动螺丝刀】STM32F769驱动ST7789以及显示优化被打赏36分 | |
【分享开发笔记,赚取电动螺丝刀】S32K146 PAL模拟I2C驱动适配被打赏23分 | |
我想要一部加热台+电源硬件设计规范被打赏16分 | |
我想要一部加热台+LED背光驱动芯片RT9293知识被打赏18分 |