共2条
1/1 1 跳转至页
PDIUSBD12 关于PDIUSBD12的问题

问
周立功给的原理图里PDIUSBD12芯片的D+和D-都接下拉电阻,但是芯片资料多次提到D+接上拉电阻,还有在DMA不用时是不是EOT可以直接接3.3V电源,和EOT接VBUS相比有什么区别?
哪位有USB设计的更详细资料可不可以奉献一下,包括软硬件的,先谢谢了 答 1: re:1.D+和D-接下拉电阻和上拉电阻都可,为的是给D12数据线在拔下USB插头后一
个稳定的电平。
2.EOT不用时接到VCC。在自供电的情况下,如果你D12使用3.3V供电,就接
3.3V;如果5V供电,就接5V。总线供电情况下,就接Vbus(5V供电)或接
3.3V(3.3V供电)LDO输出
3.USB的资料周立功的网站上很多。
答 2: 建议楼主看看USB协议。在USB协议中,规定低速设备在D-上接1.5K的上拉电阻,用来表示低速设备。在全速和高速设备中,在D+上接1.5K的上拉电阻,表示全速设备,高速设备开始也是当作全速设备识别的,然后再切换到高速状态。
在D12中,内部已经有该1.5K的上拉电阻,可以由软件控制其是否接通。D12是全速设备,因而该1.5K电阻是上拉到D+的。
当然,你也可以不使用D12内部的1.5K上拉电阻而采用外部的上拉电阻。
而你所看到的下拉电阻,是为了避免插头拔下时电平不定用的,阻值要很大才行,不能影响数据的正常操作,一般用1M欧的。 答 3: 谢谢各位了,初学ARM,导师给买了个MagicARM2200-s想做个板子方便学习
哪位有USB设计的更详细资料可不可以奉献一下,包括软硬件的,先谢谢了 答 1: re:1.D+和D-接下拉电阻和上拉电阻都可,为的是给D12数据线在拔下USB插头后一
个稳定的电平。
2.EOT不用时接到VCC。在自供电的情况下,如果你D12使用3.3V供电,就接
3.3V;如果5V供电,就接5V。总线供电情况下,就接Vbus(5V供电)或接
3.3V(3.3V供电)LDO输出
3.USB的资料周立功的网站上很多。
答 2: 建议楼主看看USB协议。在USB协议中,规定低速设备在D-上接1.5K的上拉电阻,用来表示低速设备。在全速和高速设备中,在D+上接1.5K的上拉电阻,表示全速设备,高速设备开始也是当作全速设备识别的,然后再切换到高速状态。
在D12中,内部已经有该1.5K的上拉电阻,可以由软件控制其是否接通。D12是全速设备,因而该1.5K电阻是上拉到D+的。
当然,你也可以不使用D12内部的1.5K上拉电阻而采用外部的上拉电阻。
而你所看到的下拉电阻,是为了避免插头拔下时电平不定用的,阻值要很大才行,不能影响数据的正常操作,一般用1M欧的。 答 3: 谢谢各位了,初学ARM,导师给买了个MagicARM2200-s想做个板子方便学习
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
“我踩过的那些坑”主题活动——第001期 | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
多组DCTODC电源方案被打赏50分 | |
【我踩过的那些坑】STM32cubeMX软件的使用过程中的“坑”被打赏50分 | |
新手必看!C语言精华知识:表驱动法被打赏50分 | |
【我踩过的那些坑】杜绑线问题被打赏50分 | |
【我踩过的那些坑】STM32的硬件通讯调试过程的“坑”被打赏50分 | |
【我踩过的那些坑】晶振使用的问题被打赏100分 | |
【我踩过的那些坑】电感选型错误导致的处理器连接不上被打赏50分 | |
【我踩过的那些坑】工作那些年踩过的记忆深刻的坑被打赏10分 | |
【我踩过的那些坑】DRC使用位置错误导致的问题被打赏100分 | |
我踩过的那些坑之混合OTL功放与落地音箱被打赏50分 |