ARM中的CPSR中的I位和F位与中断屏蔽寄存器INTMSK中的Global位有没有什么联系?
对中断屏蔽寄存器INTMSK,我是这样子理解的:
当中断屏蔽位被设为1时,即使中断发生都不会响应,但是此中断请求将相应的pending位置1,
所以如果此时将相应的中断屏蔽位设为0,则会发生中断响应。
而对于CPSR中的I位和F位,是不是将他们设为1时,即使有中断请求都不会将相应的pending位置1?
大家有没有s3c44b0的中断电路示意图?可不可以发上来参考参考?
打赏帖 | |
---|---|
【Zephyr】使用Zephyr外设初始化过程解析被打赏30分 | |
【S32K146】S32DS watchdog 配置使用被打赏20分 | |
【Zephyr】使用 IAR 调试 Zephyr 镜像被打赏20分 | |
赚取电动螺丝刀+电源电路理论知识分享1被打赏5分 | |
我想要一部加热台+分享常见运算放大器电路的应用被打赏5分 | |
【Zephyr】MCXN947 Zephyr 开发入门适配shell被打赏20分 | |
我想要一部加热台+常见的MOS管驱动电路被打赏5分 | |
【我要开发板】6.联合MATLAB记录数据被打赏50分 | |
【换取手持数字示波器】MicrochipMPLABHarmony框架下串口调试printf输出记录被打赏29分 | |
【瑞萨RA2E1开发板】:使用ADC功能实现位移传感器采集方案被打赏20分 |