有三个引脚用于配置dsp的PLL,分别是CLKMD1、CLKMD2、CLKMD3.
分别为0、0、0时内部PLL时钟应该是晶振频率X5才对。可我实测CLKOUT的频率只有2.5M。
这是什么原因?
三个引脚设置成101的时候,CLKOUT输出应该是20M才对,可实测却是10M。
我的示波器带宽300M,探针带宽16M。感觉跟这个没什么关系,探针不行最多信号失真而已
求高手解答。
我是看到什么地方就想着怎样去试验这个东西,到底还需要设置什么东西倒没考虑。
是不是还有别的影响啊?
打赏帖 | |
---|---|
【STM32F769】AI之与本地deepseek对接被打赏50分 | |
Buck电路工作在CCM模式下电感电流的计算公式是什么?被打赏5分 | |
buck电路工作原理被打赏5分 | |
基于MSPM0L1306的MODBUS-RTU协议通讯实验被打赏100分 | |
我想要一部加热台+多合一调试工具被打赏18分 | |
每周了解几个硬件知识+485硬件知识分享被打赏10分 | |
【换取手持数字示波器】树莓派PICO调试器官方固件本地化部署实践被打赏24分 | |
【换取手持数字示波器】分享一个KEIL无法识别CMSIS-DAP调试器的解决办法被打赏20分 | |
【换取手持数字示波器】分享一个自制的ArduinoNano扩展板底板被打赏23分 | |
【换取手持示波器】树莓派PICOW网页烟花被打赏18分 |