现在想用FPGA做一个控制用的项目,其中涉及单精度矩阵运算,因此遇到连续几对实数相乘累加的运算。
浮点的乘法与加法,都考虑用Altera的IP例化,但是Altera没有浮点乘加的函数。前几天想不出这是为何,现在想是不是确实不太好做?
一般向浮点乘、浮点加这样比较复杂的运算,可以用流水线提高速度。但是连续的乘加,是要把新的乘积加到上一次加法的和上去,但是这个和要在流水线上输出才能得到,这样,实际上也就流不动了。加法流不流水也就没有意义了。
我想,这是不是低档的FPGA不提供DSP核的原因?
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
基于MSPM0L1306的MODBUS-RTU协议通讯实验被打赏50分 | |
每周了解几个硬件知识+485硬件知识分享被打赏10分 | |
【换取手持示波器】树莓派PICOW网页烟花被打赏18分 | |
【换取手持示波器】树莓派PICO逻辑分析仪被打赏16分 | |
【分享评测,赢取加热台】教你五分钟本地部署蒸馏版本的DeepSeekR1-7B被打赏12分 | |
【换取手持示波器】蓝牙音箱更换电池被打赏8分 | |
【换取手持示波器】鼠标更换微动开关被打赏10分 | |
【我要开发板】4.传感器移植被打赏50分 | |
【换取手持数字示波器】RISC-VGCC使用-fno-omit-frame-pointer编译选项实现栈回溯被打赏29分 | |
【分享评测,赢取加热台】+开关电源简述被打赏7分 |