module jiafa
(
CLK,
RSTn,
data_out
);
input CLK;
input RSTn;
output [7:0] data_out;
reg rden;
reg [7:0] addr;
jiafa_2 U1
(
.clock(CLK),
.address(addr),
.rden(rden),
.q(data_out)
);
always @( posedge CLK or negedge RSTn)
if(!RSTn)
begin
rden <= 1'b0;
addr <= 8'd0;
end
else if(addr == 8'd32)
begin
rden <= 1'b0;
addr <= 8'd0;
end
else
begin
addr <= addr + 1'b1;
rden <= 1'b1;
end
endmodule
有奖活动 | |
---|---|
【有奖活动——B站互动赢积分】活动开启啦! | |
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |