module jiafa
(
CLK,
RSTn,
data_out
);
input CLK;
input RSTn;
output [7:0] data_out;
reg rden;
reg [7:0] addr;
jiafa_2 U1
(
.clock(CLK),
.address(addr),
.rden(rden),
.q(data_out)
);
always @( posedge CLK or negedge RSTn)
if(!RSTn)
begin
rden <= 1'b0;
addr <= 8'd0;
end
else if(addr == 8'd32)
begin
rden <= 1'b0;
addr <= 8'd0;
end
else
begin
addr <= addr + 1'b1;
rden <= 1'b1;
end
endmodule
打赏帖 | |
---|---|
【Zephyr】MCXN947 Zephyr 开发入门适配shell被打赏20分 | |
【我要开发板】6.联合MATLAB记录数据被打赏50分 | |
【瑞萨RA2E1开发板】:使用ADC功能实现位移传感器采集方案被打赏20分 | |
【nRF7002DK】基于sht30的温湿度计被打赏20分 | |
【nRF7002DK】日志打印被打赏20分 | |
【换取手持示波器】RGB屏幕移植ARM-2D库被打赏35分 | |
【分享开发笔记,赚取电动螺丝刀】分享一下如何解决瑞萨RA2E1使用printf编译报错问题被打赏27分 | |
rtthread硬件加密-5hash加密分析被打赏10分 | |
【换取手持示波器】Mongoose 零代码创建网页仪表盘被打赏33分 | |
【分享开发笔记,赚取电动螺丝刀】基于.Net6.0 WPF简单做一个MQTT收发小工具被打赏24分 |