最近有块板子的DC-DC 4A很靠近数字模块(当然不会放模拟器件的哈),发现数字模块偶尔工作不正常?照理来说数字电路至少有几百mV的噪声余量,DC-DC不至于干扰很厉害。 抛开layout问题。假如layout很完美,地平面很完整,那么距离DC-DC高电流器件(特别是电感)多少mm才是安全的? 我感觉10mm以上就安全了?5mm就不安全,5mm内的干扰是10mm的4倍。 |
共7条
1/1 1 跳转至页
DC-DC电源模块需要隔离多远才不会干扰到PCB板上的其它信号?

事实证明,如果你板子干扰到这个地步,重新布板吧。我从来没遇到过你说的这种干扰,同事画的dcdc倒是出现过完全不能用的情况,浪费我一天时间,又查了半天,发现地被同事切割得还剩一小丢丢了我曰。我自己的板子最冒险的是a7+pcie 2.0,间距不到5mm,平均电流400ma?电感使用磁胶密封电感,工作非常稳定,持续3gb/s全双工读写24小时没出任何异常。 此外在走30cm fpc线时有发现dcdc干扰传感器lvds信号线,图像会出现颗粒随机噪声,换成ldo问题解决。据分析,可能是地和电源地经过fpc之后出现了长线效应,电源和地的纹波变大,对信号产生串扰。这个问题再怎么优化布线也无法规避,毕竟这个是20p fpc,电源2根,地也总共才4根(包括信号屏蔽)。40p的fpc似乎就没有这个问题。 |
共7条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
“我踩过的那些坑”主题活动——第001期 | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
多组DCTODC电源方案被打赏50分 | |
【我踩过的那些坑】STM32cubeMX软件的使用过程中的“坑”被打赏50分 | |
新手必看!C语言精华知识:表驱动法被打赏50分 | |
【我踩过的那些坑】杜绑线问题被打赏50分 | |
【我踩过的那些坑】STM32的硬件通讯调试过程的“坑”被打赏50分 | |
【我踩过的那些坑】晶振使用的问题被打赏100分 | |
【我踩过的那些坑】电感选型错误导致的处理器连接不上被打赏50分 | |
【我踩过的那些坑】工作那些年踩过的记忆深刻的坑被打赏10分 | |
【我踩过的那些坑】DRC使用位置错误导致的问题被打赏100分 | |
我踩过的那些坑之混合OTL功放与落地音箱被打赏50分 |