我选择第二种方案:申请PCB 购买组委会提供的元件
实验名称:
高速信息采集
实验内容:
比如一片ADC 采样率250k(ADS8317),通过SPI总线连接,高采样率下要求MCU的速度和RAM足够大,但MSP430系列/STC51系列可能硬件上不能完成(最高2Mbps),软件模拟更不可能(16M时钟下430 IO翻转速度只有1.34M),而且RAM也是硬伤,希望能用CPLD实现....
我是大二在校学生,大一自学了51,大一下到大二上自学了STM32,大二下由于参加电赛自学了430,还是在数电实验课上用过CPLD,但是实验课内容大多以原理图的形式完成,希望能弄一块CPLD的板子,好好学学硬件描述语言设计CPLD.焊接的话...只要不是BGA和QFN这些封装,应该不是问题...