共2条
1/1 1 跳转至页
fifo 问一个想不明白的问题,有关fifo的
问
我这两天正在调串口。到论坛中找了一下以前的帖子,发现了不少好东西。但是有个问题,我发现自己还是没有想明白,这里,就提出来,希望过往的猛人 给小弟一个解答。
我知道,当使用接收fifo且触发深度为8时,每当接收到8个字符就会触发一次RDA中断,这时候用
for(i=0;i<8;i++)
{
rcv_buf[i]=U0RBR;
}
语句就可以将现在fifo中的数据给读出。但,问题是,为什么连续读8次U0RBR就能读出fifo中的数据,读完U0RBR一次之后,该数据到哪里去了呢?新数据又是什么时候进入U0RBR的呢?
我觉得应该是硬件的作用,但是具体情况是什么样子的,查了半天也没弄明白,还希望能得到大家的帮助。
答 1: 知道51的堆栈吗?每读一次U0RBR,就相当于POP出一个数据. 答 2: 我来猜测一下:U0RBR只是芯片内部的一个寄存器而已,芯片内部还是有一个fifo的,当读U0RBR操作完成的时候,fifo的数据会再次写入一个新的数据到U0RBR,同时fifo的深度会减一,如果有新的采样值来到,fifo深度加一。
平时我设计芯片就是这么做的。我想他们也不会例外吧。
我知道,当使用接收fifo且触发深度为8时,每当接收到8个字符就会触发一次RDA中断,这时候用
for(i=0;i<8;i++)
{
rcv_buf[i]=U0RBR;
}
语句就可以将现在fifo中的数据给读出。但,问题是,为什么连续读8次U0RBR就能读出fifo中的数据,读完U0RBR一次之后,该数据到哪里去了呢?新数据又是什么时候进入U0RBR的呢?
我觉得应该是硬件的作用,但是具体情况是什么样子的,查了半天也没弄明白,还希望能得到大家的帮助。
答 1: 知道51的堆栈吗?每读一次U0RBR,就相当于POP出一个数据. 答 2: 我来猜测一下:U0RBR只是芯片内部的一个寄存器而已,芯片内部还是有一个fifo的,当读U0RBR操作完成的时候,fifo的数据会再次写入一个新的数据到U0RBR,同时fifo的深度会减一,如果有新的采样值来到,fifo深度加一。
平时我设计芯片就是这么做的。我想他们也不会例外吧。
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
与电子爱好者谈读图四被打赏50分 | |
与电子爱好者谈读图二被打赏50分 | |
【FRDM-MCXN947评测】Core1适配运行FreeRtos被打赏50分 | |
【FRDM-MCXN947评测】双核调试被打赏50分 | |
【CPKCORRA8D1B评测】---移植CoreMark被打赏50分 | |
【CPKCORRA8D1B评测】---打开硬件定时器被打赏50分 | |
【FRDM-MCXA156评测】4、CAN loopback模式测试被打赏50分 | |
【CPKcorRA8D1评测】--搭建初始环境被打赏50分 | |
【FRDM-MCXA156评测】3、使用FlexIO模拟UART被打赏50分 | |
【FRDM-MCXA156评测】2、rt-thread MCXA156 BSP制作被打赏50分 |