这些小活动你都参加了吗?快来围观一下吧!>>
电子产品世界 » 论坛首页 » 嵌入式开发 » MCU » [整理] LM4F232H5QD的SSI时钟问题

共1条 1/1 1 跳转至

[整理] LM4F232H5QD的SSI时钟问题

院士
2012-06-30 10:25:45     打赏

[整理] LM4F232H5QD的SSI时钟问题       SSI 模块内置可编程的位速率时钟分频器以及预分频器,通过分频产生串行输出时钟。SSI 模块支持2MHz 或更高的位速率,实际使用时最高位速率通常由片外器件的性能决定。 串行位速率是由输入时钟(SysClk)分频后得到的。输入时钟首先须进行预分频,预分频 系数是2 到254 范围内的偶数,由SSI 时钟预分频寄存器(SSICPSR)的CPSDVSR 位域确定。预分频后的时钟还能继续分频,分频系数是1 到256 范围内的整数1 +SCR,其中SCR 是SSI 控制寄存器0(SSICR0)中的位域。因此输出时钟SSIClk 的频率为: SSICLK = SysClk / (CPSDVSR * (1 + SCR)) 注:当工作于主机模式时,应确保系统时钟至少2 倍于SSIClk,且SSIClk 不得超过25MHz; 当工作于从机模式时,应确保系统时钟至少12 倍于SSIClk。

where FSSI is the frequency of the clock supplied to the SSI module.

SSIConfigSetExpClk(SSI0_BASE, SysCtlClockGet(), SSI_FRF_MOTO_MODE_0,   SSI_MODE_MASTER, 10000000, 8);

      在LM4F232H5QD的数据手册第15章SSI模块15.3.1节中关于Bit Rate Generation中的说明。

“当为主机模式时,最大时钟不超过25MHZ,同时,若连接的从机设备时钟不超25MHZ,则最大不能超过从机的时钟。 若为从机模式时,最大时钟不能超过系统时钟的1/6”

Normal 0 7.8 磅 0 2 false false false EN-US ZH-CN X-NONE MicrosoftInternetExplorer4 /* Style Definitions */ table.MsoNormalTable {mso-style-name:普通表格; mso-tstyle-rowband-size:0; mso-tstyle-colband-size:0; mso-style-noshow:yes; mso-style-priority:99; mso-style-qformat:yes; mso-style-parent:""; mso-padding-alt:0cm 5.4pt 0cm 5.4pt; mso-para-margin:0cm; mso-para-margin-bottom:.0001pt; mso-pagination:widow-orphan; font-size:10.5pt; mso-bidi-font-size:11.0pt; font-family:"Calibri","sans-serif"; mso-ascii-font-family:Calibri; mso-ascii-theme-font:minor-latin; mso-hansi-font-family:Calibri; mso-hansi-theme-font:minor-latin; mso-font-kerning:1.0pt;}

整理自:http://www.deyisupport.com/question_answer/f/57/t/7686.aspx

 




关键词: 整理     LM4F232H5QD     时钟     问题    

共1条 1/1 1 跳转至

回复

匿名不能发帖!请先 [ 登陆 注册 ]