! 原理图如下:共8条
1/1 1 跳转至页
为何我的FPGA断电后不能保存?
以下是下载时出现的提示错误:
Error (209025): Can't recognize silicon ID for device 1
Error (209012): Operation failed
另外,检查问题是,我的FPGA频率用的是信号发生器外接输入30MHz正弦波。
写jic文件的同时用示波器监测EPCS4芯片上的各个管脚:
DCLK管脚(6脚),在写程序的期间(从0%到84%时间内),信号由3.3V高电平变成0V低电平;
nCSO管脚(1脚),在写程序的期间(从0%到84%时间内),信号由3.3V高电平变成3.0V高电平;
ADSO管脚(5脚),在写程序的期间(从0%到84%时间内),信号由0V低电平变成3.3V高电平.
请问各位:
这几个信号管脚在写程序是应该如何变化,从我监测的这个现象来看,我可能是那个地方出来问题? 在下载jic文件时,FPGA需不需要给它外接晶振信号?
共8条
1/1 1 跳转至页
回复
| 有奖活动 | |
|---|---|
| 硬核工程师专属补给计划——填盲盒 | |
| “我踩过的那些坑”主题活动——第002期 | |
| 【EEPW电子工程师创研计划】技术变现通道已开启~ | |
| 发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
| 【EEPW在线】E起听工程师的声音! | |
| 高校联络员开始招募啦!有惊喜!! | |
| 【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
| 送您一块开发板,2025年“我要开发板活动”又开始了! | |
我要赚赏金
