RISC-V定义了4种中断类型,大体上和ARM架构的中断类似,中断类型选取都是通过屏蔽寄存器来控制,下面所说的由xx寄存器控制就是指由xx寄存器来负责屏蔽某种中断类型
1. 外部中断External Interrupt
来自核心外的中断,常见的GPIO、UART中断都属于这个中断
由CSR寄存器mie中的MEIE控制,等待标志反映在CSR寄存器mip中的MEIP域
2. 定时器(也就是计时器)中断Timer Interrupt
来自定时器的中断
由mie寄存器的MTIE域控制,等待标志反映在mip寄存器中的MTIP域
3. 软件中断Software Interrupt
来自软件自己触发的中断
由mie寄存器中的MSIE域控制,等待标志反映在mip寄存器的MSIP域
4. 调试中断Debug Interrupt
用于实现调试器的中断
共3条
1/1 1 跳转至页
RISC-V中断分类
关键词: RISC-V 中断
3楼
知识都是一点一滴汇集起来的,收集好、整理起来,就会形成系统的知识。谢谢楼主分享!已经打算开始着手学习RISC和RTT。
共3条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |