有个计数器
reg [5:0]count=0;
现在需要用a信号对它清零,b信号对对它进行累加。
always @(posedge a)
count<=0;
always @(posedge b)
count=count+1;
出错了,两个或两个以上always块里面对同一个变量进行赋值,应该怎么解决呢?
两个always模块对一个变量进行赋值

貌似可以了,不过现在出现了个新问题
reg st=0; //开始信号寄存器
always @(posedge p or posedge z)
begin
if (z==1) //第一个Z脉冲z脉冲出现才计数
begin
count<=0;
st<=1;
end
else
begin
if (st==1) //判断是否已经出现Z脉冲
begin
count<=count+1;
if (count==10|count==30) //如果每周计数到10和30个脉冲就发出一个脉冲信号
CLK<=1;
else CLK<=0;
end
else CLK<=0;
end
end
问题是,仿真的时候,并没有等到第一个Z脉冲出现就已经开始计数了。这是为什么呢?

7楼
你的意思是:b作为计数器时钟,上升沿有效;a作为清零是能,高电平有效。
一个变量只能在一个进程中被赋值。
推荐的写法为:
always @ ( posedge b)
begin
if (a)
count <= 0;
else
count <= count + 1;
end
这是同步清零方式,能消除竞争冒险,且符合同步设计思想,便于仿真器穿透。但a高电平必须持续一个b周期以上。
另一种写法为:
always @ ( posedge b or posedge a )
begin
if (a)
count <= 0;
else
count <= count + 1;
end
这是异步清零方式,不推荐。
一个变量只能在一个进程中被赋值。
推荐的写法为:
always @ ( posedge b)
begin
if (a)
count <= 0;
else
count <= count + 1;
end
这是同步清零方式,能消除竞争冒险,且符合同步设计思想,便于仿真器穿透。但a高电平必须持续一个b周期以上。
另一种写法为:
always @ ( posedge b or posedge a )
begin
if (a)
count <= 0;
else
count <= count + 1;
end
这是异步清零方式,不推荐。

8楼
你用的是哪个仿真软件?这种写法从仿真语义上看应该是可以的,除了
if (count==10|count==30) 中的 “|” 应改成 “||”
但这种写法不好。
1, “reg st=0; ”,这个初值仅在仿真时有效,综合是无效,因此综合后st的初值是随机的,应该有一个全局的复位信号对需要的全部寄存器赋初值,先复位再使用。
2, 你的CLK会综合一个不希望的锁存器,因为你在if (z==1) 中未对其赋值。


回复
打赏帖 | |
---|---|
【Cortex-M】Systick Timer使用被打赏10分 | |
分享汽车防盗系统的组成与分类(一)被打赏5分 | |
VOFA+波形显示+JYD-31蓝牙发送和解析不定长数据被打赏10分 | |
【换取手持数字示波器】-STM32F4PWM控制LED灯管亮度被打赏22分 | |
【换取手持数字示波器】STM32F4驱动RPR-0521RS照度、接近一体型传感器被打赏23分 | |
宏定义和const关键字定义被打赏5分 | |
【分享开发笔记,赚取电动螺丝刀】几个单片机I2S外设的BLCK时钟对比被打赏20分 | |
【功率监测与控制系统DIY活动成果贴】DIY功率计与LabVIEW数据采集被打赏100分 | |
【分享开发笔记,赚取电动螺丝刀】使用ESP32S3调试I2S音频模块MAX98357被打赏22分 | |
【Freertos】任务管理被打赏10分 |