新软件使28nm FPGA和SoC用户的编译时间将平均缩短25%。面向高端28nm Stratix V FPGA,最难收敛的设计编译时间平均缩短50%。此版还增强了包括基于C的开发套件、基于系统/IP以及基于模型的高级设计流程(http://www.eepw.com.cn/article/145105.htm)
感谢分享